JAJSPQ1A August   2024  – June 2025 AMC0106M05

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 説明
  5. ピン構成および機能
  6. 仕様
    1. 5.1 絶対最大定格
    2. 5.2 ESD 定格
    3. 5.3 推奨動作条件 -
    4. 5.4 熱に関する情報 (DEN パッケージ)
    5. 5.5 パッケージ特性
    6. 5.6 電気的特性
    7. 5.7 スイッチング特性
    8. 5.8 タイミング図
    9. 5.9 代表的特性
  7. 詳細説明
    1. 6.1 概要
    2. 6.2 機能ブロック図
    3. 6.3 機能説明
      1. 6.3.1 アナログ入力
      2. 6.3.2 変調器
      3. 6.3.3 絶縁チャネルの信号伝送
      4. 6.3.4 デジタル出力
        1. 6.3.4.1 フルスケール入力の場合の出力動作
        2. 6.3.4.2 ハイサイド電源が消失した場合の出力動作
    4. 6.4 デバイスの機能モード
  8. アプリケーションと実装
    1. 7.1 アプリケーション情報
    2. 7.2 代表的なアプリケーション
      1. 7.2.1 設計要件
      2. 7.2.2 詳細な設計手順
        1. 7.2.2.1 シャント抵抗の決定
        2. 7.2.2.2 入力フィルタの設計
        3. 7.2.2.3 ビットストリーム フィルタリング
        4. 7.2.2.4 ブートストラップ電源の設計
      3. 7.2.3 アプリケーション曲線
    3. 7.3 設計のベスト プラクティス
    4. 7.4 電源に関する推奨事項
    5. 7.5 レイアウト
      1. 7.5.1 レイアウトのガイドライン
      2. 7.5.2 レイアウト例
  9. デバイスおよびドキュメントのサポート
    1. 8.1 ドキュメントのサポート
      1. 8.1.1 関連資料
    2. 8.2 ドキュメントの更新通知を受け取る方法
    3. 8.3 サポート・リソース
    4. 8.4 商標
    5. 8.5 静電気放電に関する注意事項
    6. 8.6 用語集
  10. 改訂履歴
  11. 10メカニカル、パッケージ、および注文情報

フルスケール入力の場合の出力動作

AMC0106M05 にフルスケール入力信号が印加された場合、デバイスは DOUT の 128 ビットごとに 1 または 0 を生成します。このプロセスのタイミング図を、図 6-6 に示します。検出される信号の実際の極性に応じて、単一の 1 または 0 が生成されます。フルスケール信号は、|VIN| ≥ |VClipping| の場合に定義されます。この方法により、AVDDが消失した状態と、フルスケール入力信号の状態とを、システムレベルで区別できます。

AMC0106M05 AMC0106M05 のフルスケール出力 図 6-6 AMC0106M05 のフルスケール出力