JAJSQ25A
March 2023 – July 2025
DAC53004W
,
DAC63004W
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
説明
4
ピン構成および機能
5
仕様
5.1
絶対最大定格
5.2
ESD 定格
5.3
推奨動作条件
5.4
熱に関する情報
5.5
電気的特性:電圧出力
5.6
電気的特性:電流出力
5.7
電気的特性:コンパレータ モード
5.8
電気的特性:総則
5.9
タイミング要件:I2C スタンダード モード
5.10
タイミング要件:I2C 高速モード
5.11
タイミング要件:I2C 高速モード プラス バス
5.12
タイミング要件:SPI 書き込み動作
5.13
タイミング要件:SPI 読み出しおよびデイジー チェーン動作 (FSDO = 0)
5.14
タイミング要件:SPI 読み出しおよびデイジー チェーン動作 (FSDO = 1)
5.15
タイミング要件:GPIO
5.16
タイミング図
5.17
代表的特性:電圧出力
5.18
代表的特性:電流出力
5.19
代表的特性:コンパレータ
5.20
代表的特性:総則
6
詳細説明
6.1
概要
6.2
機能ブロック図
6.3
機能説明
6.3.1
スマート デジタル / アナログ コンバータ (DAC) アーキテクチャ
6.3.2
デジタル入力/出力
6.3.3
不揮発性メモリ (NVM)
6.3.4
消費電力
6.4
デバイスの機能モード
6.4.1
電圧出力モード
6.4.1.1
基準電圧と DAC 伝達関数
6.4.1.1.1
内部リファレンス
6.4.1.1.2
外部リファレンス
6.4.1.1.3
基準電圧としての電源
6.4.2
電流出力モード
6.4.3
コンパレータ モード
6.4.3.1
プログラマブル ヒステリシス コンパレータ
6.4.3.2
プログラマブル ウィンドウ コンパレータ
6.4.4
フォールトダンプ モード
6.4.5
アプリケーション固有のモード
6.4.5.1
電圧マージン設定およびスケーリング
6.4.5.1.1
高インピーダンス出力および 保護 入力
6.4.5.1.2
プログラム可能なスルーレート制御
6.4.5.1.3
PMBus 互換モード
6.4.5.2
ファンクション ジェネレータ
6.4.5.2.1
三角波生成
6.4.5.2.2
のこぎり波生成
6.4.5.2.3
正弦波形生成
6.4.6
デバイスのリセットとフォルト管理
6.4.6.1
パワーオン リセット (POR)
6.4.6.2
外部リセット
6.4.6.3
レジスタ マップ ロック
6.4.6.4
NVM 巡回冗長検査 (CRC)
6.4.6.4.1
NVM-CRC-FAIL-USER ビット
6.4.6.4.2
NVM-CRC-FAIL-INT ビット
6.4.7
パワーダウン モード
6.5
プログラミング
6.5.1
SPI プログラミング モード
6.5.2
I2C プログラミング モード
6.5.2.1
F/S モードのプロトコル
6.5.2.2
I2C 更新シーケンス
6.5.2.2.1
アドレス バイト
6.5.2.2.2
コマンド バイト
6.5.2.3
I2C 読み出しシーケンス
6.5.3
汎用入出力 (GPIO) モード
6.6
レジスタ マップ
6.6.1
NOP レジスタ (アドレス = 00h) [リセット = 0000h]
6.6.2
DAC-X-MARGIN-HIGH レジスタ (アドレス = 01h、07h、0Dh、13h) [リセット = 0000h]
6.6.3
DAC-X-MARGIN-LOW レジスタ (アドレス = 02h、08h、0Eh、14h) [リセット = 0000h]
6.6.4
DAC-X-VOUT-CMP-CONFIG レジスタ (アドレス = 03h、09h、0Fh、15h) [リセット = 0000h]
6.6.5
DAC-X-IOUT-MISC-CONFIG レジスタ (アドレス = 04h、0Ah、10h、16h) [リセット = 0000h]
6.6.6
DAC-X-CMP-MODE-CONFIG レジスタ (アドレス = 05h、0Bh、11h、17h) [リセット = 0000h]
6.6.7
DAC-X-FUNC-CONFIG レジスタ (アドレス = 06h、0Ch、12h、18h) [リセット = 0000h]
6.6.8
DAC-X-DATA レジスタ (アドレス = 19h、1Ah、1Bh、1Ch) [リセット = 0000h]
6.6.9
COMMON-CONFIG レジスタ (アドレス = 1Fh) [リセット = 0FFFh]
6.6.10
COMMON-TRIGGER レジスタ (アドレス = 20h) [リセット = 0000h]
6.6.11
COMMON-DAC-TRIG レジスタ (アドレス = 21h) [リセット = 0000h]
6.6.12
GENERAL-STATUS レジスタ (アドレス = 22h) [リセット = 00h、DEVICE-ID、VERSION-ID]
6.6.13
CMP-STATUS レジスタ (アドレス = 23h) [リセット = 0000h]
6.6.14
GPIO-CONFIG レジスタ (アドレス = 24h) [リセット = 0000h]
6.6.15
DEVICE-MODE-CONFIG レジスタ (アドレス = 25h) [リセット = 0000h]
6.6.16
INTERFACE-CONFIG レジスタ (アドレス = 26h) [リセット = 0000h]
6.6.17
SRAM-CONFIG レジスタ (アドレス = 2Bh) [リセット = 0000h]
6.6.18
SRAM-DATA レジスタ (アドレス = 2Ch) [リセット = 0000h]
6.6.19
DAC-X-DATA-8BIT レジスタ (アドレス = 40h、41h、42h、43h) [リセット = 0000h]
6.6.20
BRDCAST-DATA レジスタ (アドレス = 50h) [リセット = 0000h]
6.6.21
PMBUS ページ レジスタ[リセット = 0300h]
6.6.22
PMBUS-OP-CMD-X レジスタ [リセット = 0000h]
6.6.23
PMBUS-CML レジスタ [リセット = 0000h]
6.6.24
PMBUS バージョン レジスタ [リセット = 2200h]
7
アプリケーションと実装
7.1
アプリケーション情報
7.2
代表的なアプリケーション
7.2.1
設計要件
7.2.2
詳細な設計手順
7.2.3
アプリケーション曲線
7.3
電源に関する推奨事項
7.4
レイアウト
7.4.1
レイアウトのガイドライン
7.4.2
レイアウト例
8
デバイスおよびドキュメントのサポート
8.1
ドキュメントの更新通知を受け取る方法
8.2
サポート・リソース
8.3
商標
8.4
静電気放電に関する注意事項
8.5
用語集
9
改訂履歴
10
メカニカル、パッケージ、および注文情報
6.2
機能ブロック図
図 6-1
機能ブロック図