JAJSWG9 April   2025 TXG1041-Q1 , TXG1042-Q1

ADVANCE INFORMATION  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. ピン構成および機能
  6. 仕様
    1. 5.1  絶対最大定格
    2. 5.2  ESD 定格
    3. 5.3  推奨動作条件
    4. 5.4  熱に関する情報
    5. 5.5  電気的特性
    6. 5.6  電源電流
    7. 5.7  スイッチング特性、VCCA = 1.8 ± 0.15 V
    8. 5.8  スイッチング特性、VCCA = 2.5 ± 0.2 V
    9. 5.9  スイッチング特性、VCCA = 3.3 ± 0.3 V
    10. 5.10 スイッチング特性、VCCA = 5.0 ± 0.5 V
    11. 5.11 スイッチング特性:Tsk、TMAX
    12. 5.12 代表的特性
  7. パラメータ測定情報
    1. 6.1 負荷回路および電圧波形
  8. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 機能説明
      1. 7.3.1 プルダウン内蔵の CMOS シュミット トリガ入力
        1. 7.3.1.1 スタティック プルダウン抵抗内蔵の入力
      2. 7.3.2 バランスのとれた高駆動能力の CMOS プッシュプル出力
      3. 7.3.3 VCC 接続解除
      4. 7.3.4 過電圧許容入力
      5. 7.3.5 グリッチ フリーの電源シーケンス
      6. 7.3.6 負のクランプ ダイオード
      7. 7.3.7 フル構成可能なデュアル レール設計
      8. 7.3.8 高速変換をサポート
      9. 7.3.9 AC ノイズ除去
    4. 7.4 デバイスの機能モード
  9. アプリケーションと実装
    1. 8.1 アプリケーション情報
    2. 8.2 代表的なアプリケーション
      1. 8.2.1 設計要件
      2. 8.2.2 詳細な設計手順
      3. 8.2.3 アプリケーション曲線
    3. 8.3 電源に関する推奨事項
    4. 8.4 レイアウト
      1. 8.4.1 レイアウトのガイドライン
      2. 8.4.2 レイアウト例
  10. デバイスおよびドキュメントのサポート
    1. 9.1 デバイス サポート
      1. 9.1.1 規制要件
    2. 9.2 ドキュメントのサポート
      1. 9.2.1 関連資料
    3. 9.3 ドキュメントの更新通知を受け取る方法
    4. 9.4 サポート・リソース
    5. 9.5 商標
    6. 9.6 静電気放電に関する注意事項
    7. 9.7 用語集
  11. 10改訂履歴
  12. 11メカニカル、パッケージ、および注文情報

負荷回路および電圧波形

特に記述のない限り、ジェネレータは、以下の特性を持つすべての入力パルスを供給します。

  • f = 1MHz
  • ZO = 50Ω
  • Δt/ΔV ≦ 1ns/V
TXG1041-Q1 TXG1042-Q1 負荷回路
CL にはプローブと治具の容量が含まれます。
図 6-1 負荷回路
表 6-1 負荷回路の条件
パラメータ VCCO RL CL S1 VTP
tpd 伝搬 (遅延) 時間 1.71V~5.5V 10kΩ 15pF オープン 該当なし
ten、tdis イネーブル時間、ディセーブル時間 1.71V~2.7V 10kΩ 15pF 2 × VCCO 0.15V
3.0V~5.5V 10kΩ 15pF 2 × VCCO 0.3V
ten、tdis イネーブル時間、ディセーブル時間 1.71V~2.7V 10kΩ 15pF GND 0.15V
3.0V~5.5V 10kΩ 15pF GND 0.3V
TXG1041-Q1 TXG1042-Q1 スイッチング特性電圧波形
  1. VCCI は、入力ポートに関連付けられた電源ピンです。
  2. VOH と VOL は、指定した RL、CL、S1 で発生する標準出力電圧レベルです。
図 6-2 スイッチング特性電圧波形
TXG1041-Q1 TXG1042-Q1 UVLO から有効な出力電圧波形までのデフォルトの出力遅延時間と時間
  1. VCCI は、入力ポートに関連付けられた電源ピンです。
  2. VOH と VOL は、指定した RL、CL、S1 で発生する標準出力電圧レベルです。
図 6-3 UVLO から有効な出力電圧波形までのデフォルトの出力遅延時間と時間
TXG1041-Q1 TXG1042-Q1 イネーブル時間とディセーブル時間
  1. 入力が有効なロジック Low に駆動されたときの出力波形。
  2. 入力が有効なロジック High に駆動されたときの出力波形。
  3. VCCO は、出力ポートに関連付けられた電源ピンです。
  4. VOH と VOL は、指定した RL、CL、S1 における標準出力電圧レベルです。
図 6-4 イネーブル時間とディセーブル時間
TXG1041-Q1 TXG1042-Q1 同相過渡電圧耐性試験回路
  1. CL = 15pF であり、±20% 以内の計測器および治具の容量が含まれています。
図 6-5 同相過渡電圧耐性試験回路