JAJUA32B December   2019  – October 2025

 

  1.   1
  2.   概要
  3.   商標
  4.   4
  5. 1はじめに
    1. 1.1 主な特長
  6. 2インフォテインメント拡張基板の概要
    1. 2.1 インフォテイメント拡張基板の識別
    2. 2.2 インフォテイメント拡張基板部品の識別
  7. 3インフォテイメント拡張基板 - ユーザー設定/構成
    1. 3.1 インフォテイメント拡張基板と CP ボードの接続
      1. 3.1.1 基板の組み立て手順
    2. 3.2 電源要件
    3. 3.3 評価基板のリセット/割り込みプッシュボタン
    4. 3.4 評価基板構成の DIP スイッチ
  8. 4インフォテインメント拡張基板のハードウェアアーキテクチャ
    1. 4.1  インフォテインメント拡張基板のハードウェアの最上図
    2. 4.2  拡張コネクタ
    3. 4.3  基板 ID EEPROM
    4. 4.4  オーディオ コーデック インターフェイス
      1. 4.4.1 ポートマッピング
    5. 4.5  FPD Link デシリアライザインターフェイス (オーディオ)
    6. 4.6  DIR インターフェイス
    7. 4.7  DIT インターフェイス
    8. 4.8  レガシーオーディオ/JAMR3 コネクタ
    9. 4.9  VIN/VOUT マルチプレクサの選択
    10. 4.10 HDMI インターフェイスブリッジ
    11. 4.11 FPD Link ディスプレイシリアライザインターフェイス
    12. 4.12 並列カメラインターフェイス
      1. 4.12.1 カメラクロック
      2. 4.12.2 LI カメラモジュールコネクタ
      3. 4.12.3 OV カメラモジュールコネクタ
  9. 5Jacinto7 評価基板のインターフェイス/IO マッピング
    1. 5.1 インターフェイス マッピング
    2. 5.2 インフォテインメント基板の GPIO マッピング
    3. 5.3 I2C アドレス マッピング
  10. 6改訂履歴

インターフェイス マッピング

インフォテインメント拡張の J721E 評価基板インターフェイスマッピングを 表 5-1 に示します。

表 5-1 インターフェイス マッピング
INFO ペリフェラルINFO インターフェイスJ721E 接続性
オーディオコーデック - A (U32)McASP0 ポート
(ネット名 MCASP0_AXR[6:0]*)
McASP0
オーディオコーデック - B (U19)McASP0 ポート
(ネット名 MCASP0_AXR[13:7]*)
McASP0
FPD Link III シリアライザ (ディスプレイ) (U8)VOUT0 ポート
(ネット名 VOUT0_DATA_*)
VOUT0
FPD Link III デシリアライザ (オーディオ) (U2)McASP1
(ネット名 MCASP1_AXR_*、UB926_I2S_*)
McASP1
McASP6
デジタルオーディオインターフェイスレシーバ (U45、J8、MOD1)McASP6
(ネット名 MCASP6_AXR_*)
McASP6
デジタルオーディオインターフェイス転送 (J9)McASP2
(ネット名 MCASP2_AXR0)
McASP2
並列カメラ (OV/LI) (J3 および J6)VPFE0
(ネット名 VPFE0_DATA_*)
(マルチプレクサの選択を参照)
VPFE0 または UB921_DIN または HDMI1_DATA
HDMI トランスミッタ (U41)VOUT0
(ネット名 HDMI1_DATA_*)
(マルチプレクサの選択を参照)
VPFE0 または UB921_DIN または HDMI1_DATA
構成 EEPROM (U30)I2C0 (ネット名 WKUP_I2C0_*)WKUP_I2C0
レガシーオーディオ/JAMR3 インターフェイス (J14、J17、J20)McASP11
(ネット名 MCASP11_AXR_*)
McASP11