JAJUA51A September   2025  – November 2025

 

  1.   1
  2.   説明
  3.   特長
  4.   アプリケーション
  5.   5
  6. 1評価基板の概要
    1. 1.1 はじめに
    2. 1.2 U1:半田付けリフロー
    3. 1.3 キットの内容
    4. 1.4 仕様
    5. 1.5 製品情報
  7. 2ハードウェア
    1. 2.1 電源要件
    2. 2.2 推奨の試験装置
    3. 2.3 外部接続による簡単な評価
    4. 2.4 テスト ポイント
    5. 2.5 オシロスコープ プローブ:EVM のプローブ
  8. 3ハードウェア設計ファイル
    1. 3.1 回路図
    2. 3.2 PCB のレイアウト
    3. 3.3 PCB のレイアウト ガイドライン
    4. 3.4 PCB のレイアウト例
    5. 3.5 部品表 (BOM)
    6.     商標
  9. 4改訂履歴

PCB のレイアウト例

以下の図に示す PCB レイアウト例は、図 3-1 に示す EVM の回路図と、図 3-4 から 図 3-7 までに示す PCB 層の画像に基づくものです。

UCC35131EVM-118 VIN (C2、C3) と VDD (C5、C8) コンデンサ図 3-8 VIN (C2、C3) と VDD (C5、C8) コンデンサ
UCC35131EVM-118 FBVDD (R6-7、C6)、FBVEE (R5、C4)、COMA 配線図 3-9 FBVDD (R6-7、C6)、FBVEE (R5、C4)、COMA 配線
UCC35131EVM-118 サーマル ビア図 3-10 サーマル ビア
UCC35131EVM-118 絶縁禁止領域図 3-11 絶縁禁止領域
UCC35131EVM-118 底面、昇降圧、VEE LC の配置と配線図 3-12 底面、昇降圧、VEE LC の配置と配線
UCC35131EVM-118 上面、部品の配置と配線図 3-13 上面、部品の配置と配線