TIDUFB5A
December 2024 – January 2026
1
Description
Resources
Features
Applications
6
1
System Description
2
System Overview
2.1
Block Diagram
2.2
Design Considerations
2.2.1
Redundant Input Supplies
2.2.2
Ethernet Ring
2.2.3
Audio Video Bridging (AVB)
2.2.4
Low-Power Mode and Wake
2.2.5
Limp Home Mode
2.2.6
SPI Daisy Chain
2.2.7
Reset Aggregation
2.3
Highlighted Products
2.3.1
AM263P4-Q1
2.3.2
DP83TG721S-Q1
2.3.3
DP83TD555J-Q1
2.3.4
TPS653860-Q1
2.3.5
TPS2HCS10-Q1
2.3.6
TPS2HCS05-Q1
2.3.7
DRV8245S-Q1
2.3.8
TIC12400-Q1
2.3.9
LM74900-Q1
2.3.10
LM74703-Q1
2.3.11
INA186-Q1
2.3.12
TPS7B81-Q1
2.3.13
TPS3762-Q1
2.3.14
TPS62903-Q1
2.3.15
TPS62902-Q1
2.3.16
TPS7B4256-Q1
2.3.17
TPS1211-Q1
2.3.18
TPS1HC30-Q1
2.3.19
TPS4HC120-Q1
2.3.20
TPS2HC08-Q1
2.3.21
TPS1HC04-Q1
2.3.22
DRV8714S-Q1
2.3.23
DRV8145S-Q1
2.3.24
DRV81602-Q1
2.3.25
TPS1214-Q1
2.3.26
TCAN1043A-Q1
2.3.27
TCAN1044-Q1
2.3.28
TCAN1046V-Q1
2.3.29
SN3257-Q1
2.3.30
TLIN1021A-Q1
2.3.31
TLIN1024A-Q1
2.3.32
TAS6754-Q1
2.3.33
TMUX1308-Q1
2.3.34
TPLD1201-Q1
2.3.35
SN74CBTLV3861-Q1
2.3.36
TXE8124-Q1
2.3.37
TCAL9539-Q1
3
Hardware, Software, Testing Requirements, and Test Results
3.1
Hardware Requirements
3.2
Software Requirements
3.3
Test Setup
3.4
Test Results
3.4.1
Redundant Input Supply
3.4.2
Power Sequence
3.4.3
Reset Aggregation
3.4.4
Low Power Mode Tests
3.4.4.1
Low Power Mode Quiescent Current
3.4.4.2
Wake Measurement Results
3.4.4.3
CAN Wake
3.4.4.4
LIN Wake
3.4.4.5
High-Side Switch Controller Wake
3.4.4.6
Smart eFuse Wake
3.4.4.7
High-Side Switch Wake
4
Design and Documentation Support
4.1
Design Files
4.1.1
Schematics
4.1.2
Layout
4.1.3
BOM
4.2
Tools and Software
4.3
Documentation Support
4.4
Support Resources
4.5
Trademarks
5
About the Author
6
Revision History
Design Guide
Zone Reference Design