352-pin (GJC) package image

SM320C6701GJCA12EP AKTIV

Verbessertes Produkt – C6701 Fließkomma-DSP

Gleich wie: V62/03669-01XA Diese Teilenummer ist identisch mit der oben aufgeführten Teilenummer. Sie können nur Produkte mit der oben aufgeführten Teilenummer bestellen.

Preis

Menge Preis
+

Informationen zur Qualität

Beurteilung HiRel Enhanced Product
RoHS Nein
REACH Betroffen
Beschichtungsmaterial für Anschlussdrähte/Balls SNPB
MSL-Rating/Spitzenrückfluss Level-4-220C-72 HR
Informationen zu Qualität,
Zuverlässigkeit und Gehäuse

Enthaltende Informationen:

  • RoHS
  • REACH
  • Bausteinkennzeichnung
  • Beschichtungsmaterial für Anschlussdrähte/Balls
  • MSL-Rating/Spitzenrückfluss
  • MTBF-/FIT-Schätzungen
  • Materialinhalt
  • Qualifikationszusammenfassung
  • Kontinuierliches Zuverlässigkeitsmonitoring
Anzeigen oder herunterladen
Zusätzliche Herstellungsangaben

Enthaltende Informationen:

  • Werksstandort
  • Montagestandort
Anzeigen

Export-Klassifizierung

*Nur für Referenzzwecke

  • US ECCN: 3A991A2

Gehäuseinformationen

Gehäuse | Pins FCBGA (GJC) | 352
Betriebstemperaturbereich (°C) -40 to 105
Gehäusemenge | Träger 24 | JEDEC TRAY (5+1)

Merkmale von SM320C6701-EP

  • Controlled Baseline
    • One Assembly/Test Site, One Fabrication Site
  • Extended Temperature Performance of –40°C to 105°C
  • Enhanced Diminishing Manufacturing Sources (DMS) Support
  • Enhanced Product-Change Notification
  • Qualification Pedigree
  • Highest Performance Floating-Point Digital Signal Processor (DSP) 320C6701
    • 8.3-ns Instruction Cycle Time
    • 120-MHz Clock Rate
    • Eight 32-Bit Instructions/Cycle
    • 1 GFLOPS
    • 320C6201 Fixed-Point DSP Pin-Compatible
  • VelociTI™ Advanced Very Long Instruction Word (VLIW) ’C67x CPU Core
    • Eight Highly Independent Functional Units:
      • Four ALUs (Floating- and Fixed-Point)
      • Two ALUs (Fixed-Point)
      • Two Multipliers (Floating- and Fixed-Point)
    • Load-Store Architecture With 32 32-Bit General-Purpose Registers
    • Instruction Packing Reduces Code Size
    • All Instructions Conditional
  • Instruction Set Features
    • Hardware Support for IEEE Single-Precision Instructions
    • Hardware Support for IEEE Double-Precision Instructions
    • Byte-Addressable (8-, 16-, 32-Bit Data)
    • 8-Bit Overflow Protection
    • Saturation
    • Bit-Field Extract, Set, Clear
    • Bit-Counting
    • Normalization
  • 1M-Bit On-Chip SRAM
    • 512K-Bit Internal Program/Cache (16K 32-Bit Instructions)
    • 512K-Bit Dual-Access Internal Data (64K Bytes)
  • 32-Bit External Memory Interface (EMIF)
    • Glueless Interface to Synchronous Memories: SDRAM and SBSRAM
    • Glueless Interface to Asynchronous Memories: SRAM and EPROM
    • 52M-Byte Addressable External Memory Space
  • Four-Channel Bootloading Direct-Memory-Access (DMA) Controller With an Auxiliary Channel
  • 16-Bit Host-Port Interface (HPI)
    • Access to Entire Memory Map
  • Two Multichannel Buffered Serial Ports (McBSPs)
    • Direct Interface to T1/E1, MVIP, SCSA Framers
    • ST-Bus-Switching Compatible
    • Up to 256 Channels Each
    • AC97-Compatible
    • Serial-Peripheral-Interface (SPI) Compatible (Motorola™)
  • Two 32-Bit General-Purpose Timers
  • Flexible Phase-Locked-Loop (PLL) Clock Generator
  • IEEE-1149.1 (JTAG) Boundary-Scan-Compatible
  • 352-Pin Ball Grid Array (BGA) Package (GJC Suffix)
  • 352-Pin Ball Grid Array (BGA) Mechanical Shock-Tolerant Package (Mech~Shock) Option (GJC Suffix)
  • 0.18-µm/5-Level Metal Process
    • CMOS Technology
  • 3.3-V I/Os, 1.8-V Internal (120-MHz)
  • 3.3-V I/Os, 1.9-V Internal (167-MHz)

VelociTI is a trademark of Texas Instruments.
Motorola is a trademark of Motorola, Inc.
Component qualification in accordance with JEDEC and industry standards to ensure reliable operation over an extended temperature range. This includes, but is not limited to, Highly Accelerated Stress Test (HAST) or biased 85/85, temperature cycle, autoclave or unbiased HAST, electromigration, bond intermetallic life, and mold compound life. Such qualification testing should not be viewed as justifying use of this component beyond specified performance and environmental limits.
IEEE Standard 1149.1-1990 Standard-Test-Access Port and Boundary Scan Architecture.
TMS320C6000 is a trademark of Texas Instruments.
Windows is a registered trademark of Microsoft Corporation.

Beschreibung von SM320C6701-EP

The 320C67x DSPs are the floating-point DSP family in the TMS320C6000™ DSP platform. The SM320C6701-EP and SM320C6701MECH-EP (C6701) devices are based on the high-performance, advanced VelociTI very-long-instruction-word (VLIW) architecture developed by Texas Instruments (TI), making this DSP an excellent choice for multichannel and multifunction applications. With performance of up to 1 giga floating-point operations per second (GFLOPS) at a clock rate of 167 MHz, the ’C6701 offers cost-effective solutions to high-performance DSP programming challenges. The ’C6701 DSP possesses the operational flexibility of high-speed controllers and the numerical capability of array processors. This processor has 32 general-purpose registers of 32-bit word length and eight highly independent functional units. The eight functional units provide four floating-/fixed-point ALUs, two fixed-point ALUs, and two floating-/fixed-point multipliers. The ’C6701 can produce two multiply-accumulates (MACs) per cycle for a total of 334 million MACs per second (MMACS). The ’C6701 DSP also has application-specific hardware logic, on-chip memory, and additional on-chip peripherals.

The ’C6701 includes a large bank of on-chip memory and has a powerful and diverse set of peripherals. Program memory consists of a 64K-byte block that is user-configurable as cache or memory-mapped program space. Data memory consists of two 32K-byte blocks of RAM. The peripheral set includes two multichannel buffered serial ports (McBSPs), two general-purpose timers, a host-port interface (HPI), and a glueless external memory interface (EMIF) capable of interfacing to SDRAM or SBSRAM and asynchronous peripherals.

The ’C6701 has a complete set of development tools which includes: a new C compiler, an assembly optimizer to simplify programming and scheduling, and a Windows™ debugger interface for visibility into source code execution.

Preis

Menge Preis
+

Trägeroptionen

Wir bieten verschiedene Trägeroptionen für Ihre Bestellung. Je nach der Menge der von Ihnen bestellten Teile können Sie Standard-Rollen, kundenspezifisch gegurtete Rollen, Gurtabschnitt, Stangen oder Trays als Lieferoption auswählen.

Eine kundenspezifisch gegurtete Rolle ist ein kontinuierlich verlaufender Gurtabschnitt, der von einer Rolle geschnitten wird, um die Rückführbarkeit des Chargen- und Datumscodes zu gewährleisten. Nach Industriestandards sind ein 18 Zoll breiter Vorspann und Abspann mit einer Distanzscheibe aus Messing auf beiden Seiten des Gurtabschnitts verbunden, sodass es direkt in einen Bestückungsautomaten eingespeist werden kann. TI veranschlagt eine Gurtungsgebühr für Bestellungen von kundenspezifisch gegurteten Rollen.

Gurtabschnitt bezeichnet eine von einer Rolle abgeschnittene Gurtlänge. Es kann sein, dass TI die Bestellung in mehreren Streifen von Gurtabschnitten oder auf mehrere Boxen verteilt liefert, um die von Ihnen gewünschte Menge zu erfüllen.

TI liefert Tube- oder Tray-Bauteile häufig in einer Box, oder aber in der Tube oder dem Tray – je nach Verfügbarkeit. Wir verpacken alle Gurte, Tubes oder Musterbehälter gemäß unseren internen Schutzanforderungen für ESD (Electro Static Discharge) und MSL (Moisture Sensitivity Level).

Mehr erfahren

Auswahlmöglichkeiten für Chargen- und Datumscode eventuell verfügbar

Fügen Sie Ihrem Warenkorb ein Produkt hinzu und beginnen Sie den Auscheckvorgang, um die im Bestand verfügbaren Auswahlmöglichkeiten für Chargen- oder Datumscodes anzuzeigen.

Mehr erfahren