データシート
SN74LVC1G06
- JESD 22 を上回る ESD 保護
- 2000V 人体モデル (A114-A)
- 200V、マシン モデル (A115-A)
- 1000V、デバイス帯電モデル (C101)
- テキサス・インスツルメンツの NanoFree™ パッケージで供給
- 5V VCC 動作をサポート
- 最大 5.5V の電圧を許容する入力とオープン ドレイン出力
- 3.3V、125°C で最大 tpd が 4.5ns
- 低消費電力、ICC の最大値 10µA
- オープン ドレイン デバイス用の 3.3V で ±24mA 出力駆動
- Ioff により部分的パワーダウン モードおよびバック ドライブ保護をサポート
- JESD 78、Class II 準拠で 100mA 超のラッチアップ性能
- 昇圧または降圧変換に使用できます
- すべてのポートでのシュミット トリガ アクション
このシングル インバータ バッファおよびドライバは、1.65V ~ 5.5V VCC 動作用に設計されています。
NanoFree パッケージ技術は IC パッケージの概念における主要なブレークスルーであり、ダイをパッケージとして使用します。
SN74LVC1G06 デバイスの出力はオープン ドレインであり、他のオープン ドレイン出力に接続してアクティブ low のワイヤード OR 関数またはアクティブ high のワイヤード AND 関数を実装できます。最大シンク電流は 32mA です。
このデバイスは、Ioff を使用する部分的パワーダウン アプリケーション用に完全に動作が規定されています。Ioff 回路によって出力が無効になります。これによってデバイスへの電流の逆流を阻止し、デバイスを損傷から保護します。
より小型で製造時に扱いやすいパッケージ オプションが入手可能
このデバイスは現在、スペースに制約のある設計に適した、0.8 x 0.8 x 0.4mm の DPW パッケージに封止済みです。ご注文はこちら
お客様が関心を持ちそうな類似品
比較対象デバイスと同等の機能で、ピン互換製品
技術資料
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
29 をすべて表示 設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
評価ボード
5-8-LOGIC-EVM — 5 ~ 8 ピンの DCK、DCT、DCU、DRL、DBV の各パッケージをサポートする汎用ロジックの評価基板 (EVM)
5 ~ 8 ピンで DCK、DCT、DCU、DRL、DBV の各パッケージを使用する多様なデバイスをサポートできる設計のフレキシブルな評価基板です。
ユーザー ガイド: PDF
多くの TI リファレンス デザインには、SN74LVC1G06 があります。
TI のリファレンス デザイン セレクション ツールを使用すると、開発中のアプリケーションやパラメータとの適合度が最も高いデザインの確認と特定を進めることができます。
| パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
|---|---|---|
| DSBGA (YZP) | 5 | Ultra Librarian |
| DSBGA (YZV) | 4 | Ultra Librarian |
| SOT-23 (DBV) | 5 | Ultra Librarian |
| SOT-5X3 (DRL) | 5 | Ultra Librarian |
| SOT-SC70 (DCK) | 5 | Ultra Librarian |
| USON (DRY) | 6 | Ultra Librarian |
| X2SON (DPW) | 5 | Ultra Librarian |
| X2SON (DSF) | 6 | Ultra Librarian |
購入と品質
記載されている情報:
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用原材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
記載されている情報:
- ファブの拠点
- 組み立てを実施した拠点