80-pin (ZXH) package image

SN65LVDS301ZXH 활성

프로그래머블 27비트 디스플레이 직렬 인터페이스 트랜스미터

가격

수량 가격
+

추가 패키지 수량 | 캐리어 옵션 이 제품들은 정확히 동일하지만 다른 캐리어 유형으로 제공됩니다.

SN65LVDS301ZXHR 활성 custom-reels 맞춤형 맞춤형 수량의 릴을 구매할 수 있음
패키지 수량 | 캐리어 2,500 | LARGE T&R
재고
수량 | 가격 1ku | +

품질 정보

등급 Catalog
RoHS
REACH
납 마감/볼 재질 SNAGCU
MSL 등급/피크 리플로우 Level-3-260C-168 HR
품질, 신뢰성
및 패키징 정보

포함된 정보:

  • RoHS
  • REACH
  • 디바이스 마킹
  • 납 마감/볼 재질
  • MSL 등급/피크 리플로우
  • MTBF/FIT 예측
  • 물질 성분
  • 인증 요약
  • 지속적인 신뢰성 모니터링
보기 또는 다운로드
추가 제조 정보

포함된 정보:

  • 팹 위치
  • 조립 위치
보기

수출 분류

*참조 목적

  • US ECCN: EAR99

패키징 정보

패키지 | 핀 NFBGA (ZXH) | 80
작동 온도 범위(°C) -40 to 85
패키지 수량 | 캐리어 576 | JEDEC TRAY (5+1)

SN65LVDS301의 주요 특징

  • FlatLink™3G serial interface technology
  • Compatible with FlatLink3G receivers such as SN65LVDS302
  • Input supports 24-bit RGB video mode interface
  • 24-Bit RGB data, 3 control bits, 1 parity bit and 2 reserved bits transmitted over 1, 2 or 3 differential lines
  • SubLVDS differential voltage levels
  • Effective data throughput up to 1755 Mbps
  • Three operating modes to conserve power
    • Active-mode QVGA 17.4 mW (typ)
    • Active-mode VGA 28.8 mW (typ)
    • Shutdown mode 0.5 µA (typ)
    • Standby mode 0.5 µA (typ)
  • Bus swap for increased PCB layout flexibility
  • 1.8-V supply voltage
  • ESD rating > 2 kV (HBM)
  • Pixel clock range of 4 MHz–65 MHz
  • Failsafe on all CMOS inputs
  • Packaging: 80 pin 5mm × 5mm nFBGA
  • Very low EMI meets SAE J1752/3 ’M’-spec

SN65LVDS301에 대한 설명

The SN65LVDS301 serializer device converts 27 parallel data inputs to 1, 2, or 3 Sub Low-Voltage Differential Signaling (SubLVDS) serial outputs. It loads a shift register with 24 pixel bits and 3 control bits from the parallel CMOS input interface. In addition to the 27 data bits, the device adds a parity bit and two reserved bits into a 30-bit data word. Each word is latched into the device by the pixel clock (PCLK). The parity bit (odd parity) allows a receiver to detect single bit errors. The serial shift register is uploaded at 30, 15, or 10 times the pixel-clock data rate depending on the number of serial links used. A copy of the pixel clock is output on a separate differential output.

FPC cabling typically interconnects the SN65LVDS301 with the display. Compared to parallel signaling, the LVDS301 outputs significantly reduce the EMI of the interconnect by over 20 dB. The electromagnetic emission of the device itself is very low and meets the meets SAE J1752/3 ’M’-spec. (see Figure 6-22)

The SN65LVDS301 is characterized for operation over ambient air temperatures of –40°C to 85°C. All CMOS inputs offer failsafe features to protect them from damage during power-up and to avoid current flow into the device inputs during power-up. An input voltage of up to 2.165 V can be applied to all CMOS inputs while VDD is between 0V and 1.65V.

가격

수량 가격
+

추가 패키지 수량 | 캐리어 옵션 이 제품들은 정확히 동일하지만 다른 캐리어 유형으로 제공됩니다.

SN65LVDS301ZXHR 활성 custom-reels 맞춤형 맞춤형 수량의 릴을 구매할 수 있음
패키지 수량 | 캐리어 2,500 | LARGE T&R
재고
수량 | 가격 1ku | +

캐리어 옵션

전체 릴, 맞춤형 수량의 릴, 절단 테이프, 튜브, 트레이 등 부품 수량에 따라 다양한 캐리어 옵션을 선택할 수 있습니다.

맞춤형 릴은 한 릴에서 절단 테이프의 연속 길이로, 로트 및 날짜 코드 추적 기능을 유지하여 요청한 정확한 양을 유지합니다. 업계 표준에 따라, 황동 심으로 절단 테이프 양쪽에 18인치 리더와 트레일러를 연결하여 자동화 조립 기계에 직접 공급합니다. TI는 맞춤형 수량의 릴 주문 시 릴 요금을 부과합니다.

절단 테이프란 릴에서 잘라낸 테이프 길이입니다. TI는 요청 수량을 맞추기 위해 여러 가닥의 절단 테이프 또는 박스를 사용하여 주문을 이행할 수 있습니다.

TI는 종종 재고 가용성에 따라 튜브 또는 트레이 디바이스를 박스나 튜브 또는 트레이로 배송합니다. TI는 내부 정전 방전 및 습도 민감성 수준 보호 요구 사항에 따라 모든 테이프, 튜브 또는 샘플 박스를 포장합니다.

자세히 보기

로트 및 날짜 코드를 선택할 수 있습니다.

장바구니에 수량을 추가하고 결제 프로세스를 시작하여 기존 재고에서 로트 또는 날짜 코드를 선택할 수 있는 옵션을 확인합니다.

자세히 보기