向量訊號收發器 (VST)

產品及參考設計

向量訊號收發器 (VST)

方塊圖

概覽

高速數位器、超低抖動可編程時脈系統、高頻訊號鏈及低雜訊電源可提供向量訊號收發器 (VST) 設計所需的高頻寬及高動態範圍系統。我們的積體電路與參考設計可幫助您設計現代化高效能 VST。

設計需求

    新一代 VST 設計通常需要:

  • 可達到高頻寬與動態範圍的直接射頻採樣 ADC。
  • 能以高頻寬及動態範圍實現 IQ 調變的 RF DAC。
  • 超低相位雜訊 RF PLL 合成器產生與 JESD204B 相容的時鐘。
  • 實現高靈敏度與動態範圍的低雜訊功率。

探索功能和設計相似的應用
下載 觀看有字幕稿的影片 影片

方塊圖

尋找適合設計的產品與參考設計。

技術文件

找不到結果。請清除您的搜尋條件,然後再試一次。
檢視所有 8
重要文件 類型 標題 格式選項 下載最新的英文版本 日期
技術文章 High-speed data converter clocking for JESD204B PDF | HTML 2017/7/7
技術文章 Digital signal processing in RF sampling DACs – part 2 PDF | HTML 2017/4/4
技術文章 Digital signal processing in RF sampling DACs - part 1 PDF | HTML 2017/2/13
技術文章 Don’t let bad reference signals destroy the phase noise in your PLL/synthesizer PDF | HTML 2017/1/10
白皮書 Analog advancements make waves in 5G communications 2016/8/12
技術文章 Complete clock-tree solutions that make a hardware designer’s life easier PDF | HTML 2016/3/10
技術文章 RF sampling: digital mixers make mixing fun PDF | HTML 2015/9/17
應用說明 Maximizing SFDR Performance in the GSPS ADC: Spur Sources and Methods of Mitigat 2013/12/9

支援與培訓

內含 TI 工程師技術支援的 TI E2E™ 論壇

以英文檢視所有論壇主題

內容係由 TI 和社群貢獻者依「現狀」提供,且不構成 TI 規範。檢視使用條款

若有關於品質、封裝或訂購 TI 產品的問題,請參閱 TI 支援

影片