Este diseño de referencia es una solución de potencia configurable diseñada para manejar toda la familia de dispositivos de sistema en chip con multiprocesador MPSoC Xilinx® Zynq® UltraScale+ (ZU+) en diversos casos de uso.
Las diversas versiones del circuito integrado de administración de potencia PMIC TPS65086x permiten que este diseño alimente tanto dispositivos básicos como de una gama superior. Dentro de los básicos, encontramos el ZU2CG con un procesador de aplicaciones Arm® Cortex® A53 de doble núcleo o el procesador en tiempo real Arm Cortex -R5 de doble núcleo. Entre los de gama superior, se encuentran el ZU7EV, ZU19EG y ZU21DR, que agregan componentes como una unidad de procesamiento gráfico, una unidad de códec de video y hasta 16 transceptores de 16.3-Gbps al sistema en chip con multiprocesador MPSoC.
Este diseño incluye muchos componentes adicionales que se pueden utilizar con el dispositivo TPS65086x, tales como interruptores de carga externos, prerreguladores y un circuito de pulsador.
Funciones
- 10 carriles de salida programables, 3 convertidores buck, 3 controladores buck, 3 reguladores de caída baja LDO, 1 LDO con seguimiento de terminación de tensión VTT para terminación de memoria DDR
- 5 interruptores de carga; 3 de ellos son internos al dispositivo TPS65086x, y los otros 2, interruptores de carga TPS22920 externos
- Amplio rango de tensión de entrada de (de 5 V a 24 V)
- 4 enchufes de uso general (GPO)
- Control de secuenciación con 6 pines de bucle de control de tensión CTL o I²C