EtherCAT® (Ethernet para la tecnología de control de automatización) crece continuamente y se terminará estableciendo como una red Ethernet industrial y dominante. El diseño de referencia EtherCAT sin DDR sirve como diseño de referencia para una implementación esclava EtherCAT sin DDR completamente nueva y de bajo costo en el AMIC110, un sistema de comunicaciones industriales multiprotocolo en un chip (SoC). Este diseño de referencia muestra la capacidad de ejecutar una pila esclava EtherCAT completa completamente en la memoria interna del SoC. Con este diseño de referencia se logra un ahorro significativo en la lista de materiales del sistema (BOM) y en la placa al eliminar un ASIC y DDR externos. Además, las aplicaciones, como los accionamientos industriales conectados y los módulos de comunicaciones, pueden beneficiarse significativamente de las velocidades más rápidas que se logran al eliminar las transferencias de memoria externas para EtherCAT.
Funciones
- Toda la pila esclava EtherCAT se aloja en la memoria interna
- Aprueba la herramienta de pruebas de conformidad esclava EtherCAT (CTT) del grupo tecnológico EtherCAT (ETG)
- Ocho unidades de administración de memoria (FMMU) y gestores de sincronización (SMS) compatibles con el firmware PRU-ICSS
- Detección mejorada de pérdida de enlace para control de bucle
- Ayuda a mejorar el rendimiento del sistema al eliminar las latencias asociadas a los accesos a la memoria externa