TIDEP0042

TPS544C25 および PMBus を使用して K2E 用 AVS SmartReflex コア電圧を生成、リファレンス デザイン

TIDEP0042

設計ファイル

概要

K2E では、CVDD コア電圧のために AVS SmartReflex 制御を使用する必要があります。このデザインは、ソフトウェアと TPS544C25 の PMBus インターフェイスを使用して適切な電圧を生成する方法を提供します。この回路を XEVMK2EX に実装できます。

特長
  • K2E に必要な AVS SmartReflex コア電圧を供給
  • CVDD の 5% 電圧要件に合格
  • TPS544C25 で PMBus インターフェイスを使用して制御
  • ソフトウェアを使用して VOUT コマンドを送信し
  • 回路図、BOM (部品表)、設計ファイル、ハードウェア設計ガイドが付属した完全なシステム リファレンスで、テストと評価の目的で K2E 評価基板プラットフォームに実装されています
ダウンロード 字幕付きのビデオを表示 ビデオ

組み立てられたボードは、テストと性能検証のみの目的で開発されたものであり、販売していません。

設計ファイルと製品

設計ファイル

すぐに使用できるシステム ファイルをダウンロードすると、設計プロセスを迅速化できます。

TIDUAG0.PDF (3714 KB)

リファレンス デザインの概要と検証済みの性能テスト データ

TIDRFT8.PDF (68 KB)

設計に使用したコンポーネント、参照指定子、メーカー名や型番などを記入した詳細なリスト

TIDC685.ZIP (26925 KB)

PCB 設計の基板層に関する情報を記載した設計ファイル

TIDRB27.ZIP (7495 KB)

PCB 設計レイアウトを生成するための PCB 基板層のプロット ファイル

TIDRGU3.PDF (470 KB)

設計レイアウトとコンポーネントを示した詳細な回路図

製品

設計や代替製品候補に TI 製品を含めます。

オーディオ / レーダー DSP SoC

66AK2E054 個の Arm A15 コアと 1 個の C66x DSP コアと NetCP と 10GbE 搭載、高性能マルチコア DSP+Arm

データシート: PDF
マルチメディア / 産業用ネットワーク SoC

AM5K2E02Sitara プロセッサ:デュアル Arm Cortex-A15

データシート: PDF
DC/DC コンバータ

TPS544C25PMBus 対応、周波数同期機能搭載、4.5V ~ 18V、30A 同期整流 SWIFT™ 降圧コンバータ

データシート: PDF | HTML
I2C と I3C レベル シフタ、バッファ、ハブ

PCA93062 ビット双方向、400kHz I2C/SMBus 電圧レベル シフタ

データシート: PDF | HTML
マルチメディア / 産業用ネットワーク SoC

AM5K2E04Sitara プロセッサ:クワッド Arm Cortex-A15

データシート: PDF

技術資料

star
= TI が選定した主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
1 をすべて表示
上位の文書 タイプ タイトル フォーマットオプション 最新の英語版をダウンロード 日付
* 設計ガイド Generating AVS SmartReflex Core Voltage for K2E SOC Design Guide 2015/08/18

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

投稿されたすべてのフォーラムトピック (英語) を表示

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。