TIDEP0042

TPS544C25 および PMBus を使用して K2E 用 AVS SmartReflex コア電圧を生成、リファレンス・デザイン

TIDEP0042

設計ファイル

概要

The K2E requires the use of AVS SmartReflex control for the CVDD core voltage. This design provides method of generating the proper voltage using software and the PMBus interface of the TPS544C25. The circuit can be implemented on the XEVMK2EX.

特長
  • Provides the AVS SmartReflex Core voltage required by the K2E
  • Meets the 5% voltage requirement for CVDD
  • Uses the PMBus interface on the TPS544C25 for control
  • Uses software to send the VOUT command
  • Complete system reference with schematics, BOM, design files, and HW Design Guide, implemented on the K2E EVM platform for testing and evaluation
産業用

組み立てられたボードは、テストと性能検証のみの目的で開発されたものであり、販売していません。

設計ファイルと製品

設計ファイル

すぐに使用できるシステム・ファイルをダウンロードすると、設計プロセスを迅速化できます。

TIDUAG0.PDF (3714 K)

リファレンス・デザインの概要と検証済みの性能テスト・データ

TIDRGU3.PDF (469 K)

設計レイアウトとコンポーネントを示した詳細な回路図

TIDRFT8.PDF (67 K)

設計に使用したコンポーネント、参照指定子、メーカー名や型番などを記入した詳細なリスト

TIDC685.ZIP (26925 K)

PCB 設計の基板層に関する情報を記載した設計ファイル

TIDRB27.ZIP (7495 K)

PCB 設計レイアウトを生成するための PCB 基板層のプロット・ファイル

製品

設計や代替製品候補に TI 製品を含めます。

Arm ベースのプロセッサ

66AK2E054 個の Arm A15 コアと 1 個の C66x DSP コアと NetCP と 10GbE 搭載、高性能マルチコア DSP+Arm

データシート: PDF
Arm ベースのプロセッサ

AM5K2E02Sitara プロセッサ:デュアル Arm Cortex-A15

データシート: PDF
Arm ベースのプロセッサ

AM5K2E04Sitara プロセッサ:クワッド Arm Cortex-A15

データシート: PDF
I2C レベル・シフタ、バッファ、ハブ

PCA93062 ビット双方向、400kHz I2C/SMBus 電圧レベル・シフタ

データシート: PDF | HTML
降圧コンバータ (スイッチ内蔵)

TPS544C25PMBus 対応、周波数同期機能搭載、4.5V ~ 18V、30A 同期整流 SWIFT™ 降圧コンバータ

データシート: PDF | HTML

技術資料

star
= TI が選択した主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
すべて表示 1
種類 タイトル 英語版のダウンロード 日付
* 設計ガイド Generating the AVS SmartReflex Core voltage for the K2E using the TPS544C25 and 2015年 8月 18日

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

すべてのフォーラムトピックを英語で表示

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

ビデオ