TIDA-00353

JESD204B 串列鏈路的均衡最佳化參考設計

TIDA-00353

設計檔案

概覽

Employing equalization techniques is an effective way of compensating for channel loss in JESD204B high speed serial interfaces for data converters. This reference design features the ADC16DX370, a dual 16-bit, 370 MSPS analog-to-digital converter (ADC) that utilizes de-emphasis equalization to prepare the 7.4 Gbps serial data for transmission. Configuration allows a user to optimize the de-emphasis setting (DEM) and output voltage swing setting (VOD) of the output driver to inversely match the characteristics of the channel. Experiments demonstrate the reception of a clean data eye over 20” of FR-4 material at the full data rate.

特點
  • Achieve a high performance JESD204B serial link using low cost PCB materials
  • Understand the limitations of lossy channels and equalization techniques to overcome the limitations
  • Use a formula-based approach to optimizing the equalization features of the ADC16DX370
  • This reference design is tested and includes an EVM, configuration software and User's Guide
下載 觀看有字幕稿的影片 影片

設計檔案與產品

設計檔案

下載立即可用的系統檔案以加速您的設計流程。

TIDU551.PDF (1256 KB)

參考設計概觀與已驗證的性能測試資料

TIDRBP3.ZIP (2524 KB)

元件配置的詳細設計佈線圖概觀

TIDRBP4.ZIP (2545 KB)

元件配置的詳細設計佈線圖概觀

TIDRBP2.PDF (83 KB)

設計元件、參考指示項與製造商/零件編號的完整清單

TIDRBP7.ZIP (1431 KB)

IC 元件的 3D 模型或 2D 圖所使用的檔案

TIDRBP8.ZIP (183 KB)

IC 元件的 3D 模型或 2D 圖所使用的檔案

TIDC748.ZIP (706 KB)

包含 PCB 設計中實體電路板層相關資訊的設計檔案

TIDRBP5.PDF (1014 KB)

產生 PCB 設計佈線圖所使用的 PCB 層圖表檔案

TIDRBP6.ZIP (1259 KB)

產生 PCB 設計佈線圖所使用的 PCB 層圖表檔案

TIDRBP1.PDF (310 KB)

設計佈線圖與元件的詳細電路圖

產品

設計與潛在替代方案中包括 TI 產品。

時鐘抖動清除器

LMK04828具整合式 2370 至 2630 MHz VCO0 的超低雜訊 JESD204B 相容時脈抖動消除器。

產品規格表: PDF | HTML
高速 ADC (≥10 MSPS)

ADC16DX370雙通道、16 位元、370-MSPS 類比轉數位轉換器 (ADC)

產品規格表: PDF | HTML
線性與低壓差 (LDO) 穩壓器

LP3878-ADJ具有啟用功能的 800-mA、16-V 可調式低壓降電壓穩壓器

產品規格表: PDF | HTML
RF 可變增益放大器 (VGA)

LMH6521高性能雙 DVGA

產品規格表: PDF | HTML
電壓轉換器

SN74AVC4T774具有可配置電平移位變化和三態輸出的四位元雙電源匯流排收發器

產品規格表: PDF | HTML

開始開發

硬體

開發板

ADC16DX370EVM — ADC16DX370 Evaluation Module

The ADC16DX370EVM is an evaluation module used for evaluation of the ADC16DX370.  The ADC16DX370 is a low power, 16-bit, 370-MSPS analog to digital converter (ADC) with a buffered analog input, and outputs featuring a JESD204B interface operating at up to 7.4Gb/s. The EVM has (...)

EVM使用指南: PDF
支援產品和硬體

支援產品和硬體

硬體開發
參考設計
TIDA-00353 JESD204B 串列鏈路的均衡最佳化參考設計
有庫存
限制:
TI.com 上缺貨
TI.com 無法提供

ADC16DX370EVM ADC16DX370 Evaluation Module

close
最新版本
版本: null
發行日期:
硬體開發
參考設計
TIDA-00353 JESD204B 串列鏈路的均衡最佳化參考設計

軟體

開發模組 (EVM) 的 GUI

SLAC657 — ADC16DX370EVM Configuration GUI Installer

支援產品和硬體

支援產品和硬體

硬體開發
參考設計
TIDA-00353 JESD204B 串列鏈路的均衡最佳化參考設計
開發板
ADC16DX370EVM ADC16DX370 評估模組
下載選項

SLAC657 ADC16DX370EVM Configuration GUI Installer

close
最新版本
版本: 01.00.00.0A
發行日期: 2014/9/16
lock = 需要匯出核准 (1 分鐘)
硬體開發
參考設計
TIDA-00353 JESD204B 串列鏈路的均衡最佳化參考設計
開發板
ADC16DX370EVM ADC16DX370 評估模組

版本資訊

The design resource accessed as www.ti.com/lit/zip/slac657 or www.ti.com/lit/xx/slac657a/slac657a.zip has been migrated to a new user experience at www.ti.com/tool/download/SLAC657. Please update any bookmarks accordingly.

技術文件

star
= TI 所選的重要文件
找不到結果。請清除您的搜尋條件,然後再試一次。
檢視所有 1
類型 標題 下載最新的英文版本 日期
* 設計指南 Equalization Optimization of the ADC16DX370 JESD204B Serial Link Design Guide 2014/10/23

支援與培訓

內含 TI 工程師技術支援的 TI E2E™ 論壇

以英文檢視所有論壇主題

內容係由 TI 和社群貢獻者依「現狀」提供,且不構成 TI 規範。檢視使用條款

若有關於品質、封裝或訂購 TI 產品的問題,請參閱 TI 支援