JAJSRL6A November 2023 – July 2025 AFE432A3W , AFE532A3W
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
図 6-12 に示されているように、のこぎり波と逆のこぎり波では、最小レベルと最大レベルについて、それぞれ DAC-x-MARGIN-LOW (FUNCTION-MIN) と DAC-x-MARGIN-HIGH (FUNCTION-MAX) レジスタを使用しています。波形の周波数は、最小レベルと最大レベル、CODE-STEP と SLEW-RATE の設定によって異なります (式 8 を参照)。時定数がスルーレート設定よりも大きい外部 RC 負荷は、内部周波数の計算で支配的になります。CODE-STEP-x と SLEW-RATE-x の設定は、DAC-x-FUNC-CONFIG レジスタで利用できます。DAC-x-FUNC-CONFIG レジスタの FUNC-CONFIG-x ビット フィールドに 0b001 を書き込み、のこぎり波を選択し、0b010 を書き込み、逆のこぎり波を選択します。
ここで、