JAJSRL6A November 2023 – July 2025 AFE432A3W , AFE532A3W
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| X | REF-GAIN-1 | X | CMP-1-OD-EN | CMP-1-OUT-EN | CMP-1-HIZ-IN-DIS | CMP-1-INV-EN | CMP-1-EN | ||||||||
| X-0h | R/W-0h | X-0h | R/W-0h | R/W-0h | R/W-0h | R/W-0h | R/W-0h | ||||||||
| ビット | フィールド | タイプ | リセット | 説明 |
|---|---|---|---|---|
| 15-13 | X | X | 0h | 未使用 |
| 12-10 | REF-GAIN-1 | R/W | 0h | 001:ゲイン = 1 ×、リファレンス電圧 VDD。 010:ゲイン = 1.5×、内部リファレンス。 011:ゲイン = 2×、内部リファレンス。 100:ゲイン = 3×、内部リファレンス。 101:ゲイン = 4×、内部リファレンス。 その他:無効。 |
| 9-5 | X | X | 0h | 未使用 |
| 4 | CMP-1-OD-EN | R/W | 0h | 0:VOUT1/AIN1 ピンをプッシュプルに設定します。 1:コンパレータ モードでは、VOUT1/AIN1 ピンをオープン ドレインとして設定します。 (CMP-1-EN = 1 および CMP-1-OUT-EN = 1)。 |
| 3 | CMP-1-OUT-EN | R/W | 0h | 0:コンパレータ出力を生成しますが、内部で消費されます。 1:コンパレータ出力をそれぞれの VOUT1/AIN1 ピンに出力します。 |
| 2 | CMP-1-HIZ-IN-DIS | R/W | 0h | 0:FB1 入力はハイ インピーダンスです。 1:「電気的特性:電圧出力」セクションに基づき、FB1 入力には有限インピーダンスがあります。ADC モードでこのビットを 0 に設定します。 |
| 1 | CMP-1-INV-EN | R/W | 0h | 0:コンパレータ出力を反転しません。 1:コンパレータ出力を反転します。 |
| 0 | CMP-1-EN | R/W | 0h | 0:コンパレータ モードを無効化します。 1:コンパレータ モードを有効にします。DAC チャネル 1 を有効化する必要があります。 |