JAJSX12 July   2025 AFE53004W

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 説明
  5. ピン構成および機能
  6. 仕様
    1. 5.1  絶対最大定格
    2. 5.2  ESD 定格
    3. 5.3  推奨動作条件
    4. 5.4  熱に関する情報
    5. 5.5  電気的特性、電圧出力
    6. 5.6  電気的特性、電流出力
    7. 5.7  電気的特性、コンパレータ モード
    8. 5.8  電気的特性、ADC 入力
    9. 5.9  電気的特性、一般論
    10. 5.10 タイミング要件、I2C 標準モード
    11. 5.11 タイミング要件、I2C 高速モード
    12. 5.12 タイミング要件、I2C 高速モード プラス
    13. 5.13 タイミング要件、SPI 書き込み動作
    14. 5.14 タイミング要件、SPI 読み出しおよびデイジー チェーン動作 (FSDO = 0)
    15. 5.15 タイミング要件、SPI 読み出しおよびデイジー チェーン動作 (FSDO = 1)
    16. 5.16 タイミング要件、GPIO
    17. 5.17 タイミング図
    18. 5.18 代表的特性:電圧出力
    19. 5.19 代表的特性:電流出力
    20. 5.20 代表的特性:ADC
    21. 5.21 代表的特性:コンパレータ
    22. 5.22 代表的特性:総則
  7. 詳細説明
    1. 6.1 概要
    2. 6.2 機能ブロック図
    3. 6.3 機能説明
      1. 6.3.1 スマート アナログ フロント エンド コンバーター (AFE) アーキテクチャ
      2. 6.3.2 デジタル入力/出力
      3. 6.3.3 不揮発性メモリ (NVM)
    4. 6.4 デバイスの機能モード
      1. 6.4.1  電圧出力モード
        1. 6.4.1.1 基準電圧と DAC 伝達関数
          1. 6.4.1.1.1 内部リファレンス
          2. 6.4.1.1.2 外部リファレンス
          3. 6.4.1.1.3 基準電圧としての電源
      2. 6.4.2  電流出力モード
      3. 6.4.3  A/D コンバータ (ADC) の特性
      4. 6.4.4  コンパレータ モード
        1. 6.4.4.1 プログラマブル ヒステリシス コンパレータ
        2. 6.4.4.2 プログラマブル ウィンドウ コンパレータ
      5. 6.4.5  プログラマブル スルーレート制御
      6. 6.4.6  フォルトダンプ モード
      7. 6.4.7  ハイ インピーダンス出力および PROTECT 入力
      8. 6.4.8  PMBus 互換モード
      9. 6.4.9  機能の生成
        1. 6.4.9.1 三角波生成
        2. 6.4.9.2 のこぎり波生成
        3. 6.4.9.3 正弦波形生成
      10. 6.4.10 デバイスのリセットと障害管理
        1. 6.4.10.1 パワーオン リセット (POR)
        2. 6.4.10.2 外部リセット
        3. 6.4.10.3 レジスタ マップ ロック
        4. 6.4.10.4 NVM 巡回冗長検査 (CRC)
          1. 6.4.10.4.1 NVM-CRC-FAIL-USER ビット
          2. 6.4.10.4.2 NVM-CRC-FAIL-INT ビット
      11. 6.4.11 パワーダウン モード
    5. 6.5 プログラミング
      1. 6.5.1 SPI プログラミング モード
      2. 6.5.2 I2C プログラミング モード
        1. 6.5.2.1 F/S モードのプロトコル
        2. 6.5.2.2 I2C 更新シーケンス
          1. 6.5.2.2.1 アドレス バイト
          2. 6.5.2.2.2 コマンド バイト
        3. 6.5.2.3 I2C 読み出しシーケンス
      3. 6.5.3 汎用入出力 (GPIO) モード
  8. レジスタ マップ
    1. 7.1  NOP レジスタ (アドレス = 00h) [リセット = 0000h]
    2. 7.2  DAC-X-MARGIN-HIGH レジスタ (アドレス = 01h、07h、0Dh、13h) [リセット = 0000h]
    3. 7.3  DAC-X-MARGIN-LOW レジスタ (アドレス = 02h、08h、0Eh、14h) [リセット = 0000h]
    4. 7.4  DAC-X-VOUT-CMP-CONFIG レジスタ (アドレス = 03h、09h、0Fh、15h) [リセット = 0000h]
    5. 7.5  DAC-X-IOUT-MISC-CONFIG レジスタ (アドレス = 04h、0Ah、10h、16h) [リセット = 0000h]
    6. 7.6  DAC-X-CMP-MODE-CONFIG レジスタ (アドレス = 05h、0Bh、11h、17h) [リセット = 0000h]
    7. 7.7  DAC-X-FUNC-CONFIG レジスタ (アドレス = 06h、0Ch、12h、18h) [リセット = 0000h]
    8. 7.8  DAC-X-DATA レジスタ (アドレス = 19h、1Ah、1Bh、1Ch) [リセット = 0000h]
    9. 7.9  ADC-CONFIG-TRIG レジスタ (アドレス = 1Dh) [リセット = 0000h]
    10. 7.10 ADC-DATA レジスタ (アドレス = 1Eh) [リセット = 0000h]
    11. 7.11 COMMON-CONFIG レジスタ (アドレス = 1Fh) [リセット = 0FFFh]
    12. 7.12 COMMON-TRIGGER レジスタ (アドレス = 20h) [リセット = 0000h]
    13. 7.13 COMMON-DAC-TRIG レジスタ (アドレス = 21h) [リセット = 0000h]
    14. 7.14 GENERAL-STATUS レジスタ (アドレス = 22h) [リセット = 00h、DEVICE-ID、VERSION-ID]
    15. 7.15 CMP-STATUS レジスタ (アドレス = 23h) [リセット = 0000h]
    16. 7.16 GPIO-CONFIG レジスタ (アドレス = 24h) [リセット = 0000h]
    17. 7.17 DEVICE-MODE-CONFIG レジスタ (アドレス = 25h) [リセット = 0000h]
    18. 7.18 INTERFACE-CONFIG レジスタ (アドレス = 26h) [リセット = 0000h]
    19. 7.19 SRAM-CONFIG レジスタ (アドレス = 2Bh) [リセット = 0000h]
    20. 7.20 SRAM-DATA レジスタ (アドレス = 2Ch) [リセット = 0000h]
    21. 7.21 DAC-X-DATA-8BIT レジスタ (アドレス = 40h、41h、42h、43h) [リセット = 0000h]
    22. 7.22 BRDCAST-DATA レジスタ (アドレス = 50h) [リセット = 0000h]
    23. 7.23 PMBUS ページ レジスタ[リセット = 0300h]
    24. 7.24 PMBUS-OP-CMD-X レジスタ [リセット = 0000h]
    25. 7.25 PMBUS-CML レジスタ [リセット = 0000h]
    26. 7.26 PMBUS バージョン レジスタ [リセット = 2200h]
  9. アプリケーションと実装
    1. 8.1 アプリケーション情報
    2. 8.2 代表的なアプリケーション
      1. 8.2.1 設計要件
      2. 8.2.2 詳細な設計手順
      3. 8.2.3 アプリケーション曲線
    3. 8.3 電源に関する推奨事項
    4. 8.4 レイアウト
      1. 8.4.1 レイアウトのガイドライン
      2. 8.4.2 レイアウト例
  10. デバイスおよびドキュメントのサポート
    1. 9.1 ドキュメントのサポート
      1. 9.1.1 関連資料
    2. 9.2 ドキュメントの更新通知を受け取る方法
    3. 9.3 サポート・リソース
    4. 9.4 商標
    5. 9.5 静電気放電に関する注意事項
    6. 9.6 用語集
  11. 10改訂履歴
  12. 11メカニカル、パッケージ、および注文情報

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • YBH|16
サーマルパッド・メカニカル・データ
発注情報

プログラマブル スルーレート制御

DAC データ レジスタに書き込むと、DAC 出力の電圧は、「電気的特性」 に規定されているスルーレートとセトリング時間に沿って新しいコードに直ちに遷移します。

スルーレート制御機能により、ユーザーは出力電圧が変化するレートを制御できます。この機能を有効にすると (SLEW-RATE-X[3:0] ビットを使用)、DAC-X-FUNC-CONFIG レジスタの CODE-STEP-X および SLEW-RATE-X ビットで設定されたステップ サイズとステップあたりの時間を使用して、DAC 出力が現在のコードから DAC-X-MARGIN-HIGH または DAC-X-MARGIN-LOW レジスタのコードに変化します (DAC にマージン high または low コマンドが発行された場合)。

  • スルーレート X は、デジタル スルーを更新するステップあたりの時間を定義します。
  • CODE-STEP-X は、対応するチャネルの各更新時に出力値が変化する LSB の数を定義します。

表 6-4 および 表 6-5 に、CODE-STEP-X および SLEW-RATE-X で利用可能なさまざまな設定を示します。デフォルトのスルーレート制御設定がスルーなしの場合、出力は出力駆動回路と接続された負荷によって制限されたレートで直ちに変化します。

スルーレート制御機能を使用する場合、プログラムされたスルーレートで出力の変化が発生します。この構成では、図 6-12 に示すように、出力で階段が形成されます。出力スルー動作中は、CODE-STEP-X、SLEW-RATE-X、DAC-X-DATA に書き込まないでください。式 6に、スルー時間 (tSLEW) を計算する式を示します。

AFE53004W AFE63004W プログラマブル スルーレート制御図 6-12 プログラマブル スルーレート制御
式 6. t S L E W = S L E W _ R A T E × C E I L I N G M A R G I N _ H I G H - M A R G I N _ L O W C O D E _ S T E P + 1

ここで

  • SLEW_RATE は、表 6-5 に規定されている SLEW_RATE 設定です。
  • CODE_STEP は、表 6-4 で指定されている CODE-STEP-X 設定です。
  • MARGIN_HIGH は、DAC-X-MARGIN-HIGH レジスタで指定された DAC-X-MAGIN HIGH ビットの 10 進値です。
  • MARGIN_LOW は、DAC-X-MARGIN-LOW レジスタで指定された DAC-X-MAGIN LOW ビットの 10 進値です。
表 6-4 コード ステップ
レジスタ CODE-STEP-X[2] CODE-STEP-X[1] CODE-STEP-X[0] コード ステップ サイズ
DAC-X-FUNC-CONFIG 0 0 0 1 LSB (デフォルト)
0 0 1 2 LSB
0 1 0 3 LSB
0 1 1 4 LSB
1 0 0 6 LSB
1 0 1 8 LSB
1 1 0 16 LSB
1 1 1 32 LSB
表 6-5 スルー レート
レジスタ SLEW-RATE-X[3] SLEW-RATE-X[2] SLEW-RATE-X[1] SLEW-RATE-X[0] 期間
(ステップごと)
DAC-X-FUNC-CONFIG 0 0 0 0 スルーなし (デフォルト)
0 0 0 1 4µs
0 0 1 0 8µs
0 0 1 1 12µs
0 1 0 0 18µs
0 1 0 1 27.04µs
0 1 1 0 40.48µs
0 1 1 1 60.72µs
1 0 0 0 91.12µs
1 0 0 1 136.72µs
1 0 1 0 239.2µs
1 0 1 1 418.64µs
1 1 0 0 732.56µs
1 1 0 1 1282µs
1 1 1 0 2563.96µs
1 1 1 1 5127.92µs