JAJSX12 July 2025 AFE53004W
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
DAC データ レジスタに書き込むと、DAC 出力の電圧は、「電気的特性」 に規定されているスルーレートとセトリング時間に沿って新しいコードに直ちに遷移します。
スルーレート制御機能により、ユーザーは出力電圧が変化するレートを制御できます。この機能を有効にすると (SLEW-RATE-X[3:0] ビットを使用)、DAC-X-FUNC-CONFIG レジスタの CODE-STEP-X および SLEW-RATE-X ビットで設定されたステップ サイズとステップあたりの時間を使用して、DAC 出力が現在のコードから DAC-X-MARGIN-HIGH または DAC-X-MARGIN-LOW レジスタのコードに変化します (DAC にマージン high または low コマンドが発行された場合)。
表 6-4 および 表 6-5 に、CODE-STEP-X および SLEW-RATE-X で利用可能なさまざまな設定を示します。デフォルトのスルーレート制御設定がスルーなしの場合、出力は出力駆動回路と接続された負荷によって制限されたレートで直ちに変化します。
スルーレート制御機能を使用する場合、プログラムされたスルーレートで出力の変化が発生します。この構成では、図 6-12 に示すように、出力で階段が形成されます。出力スルー動作中は、CODE-STEP-X、SLEW-RATE-X、DAC-X-DATA に書き込まないでください。式 6に、スルー時間 (tSLEW) を計算する式を示します。
ここで
| レジスタ | CODE-STEP-X[2] | CODE-STEP-X[1] | CODE-STEP-X[0] | コード ステップ サイズ |
|---|---|---|---|---|
| DAC-X-FUNC-CONFIG | 0 | 0 | 0 | 1 LSB (デフォルト) |
| 0 | 0 | 1 | 2 LSB | |
| 0 | 1 | 0 | 3 LSB | |
| 0 | 1 | 1 | 4 LSB | |
| 1 | 0 | 0 | 6 LSB | |
| 1 | 0 | 1 | 8 LSB | |
| 1 | 1 | 0 | 16 LSB | |
| 1 | 1 | 1 | 32 LSB |
| レジスタ | SLEW-RATE-X[3] | SLEW-RATE-X[2] | SLEW-RATE-X[1] | SLEW-RATE-X[0] | 期間 (ステップごと) |
|---|---|---|---|---|---|
| DAC-X-FUNC-CONFIG | 0 | 0 | 0 | 0 | スルーなし (デフォルト) |
| 0 | 0 | 0 | 1 | 4µs | |
| 0 | 0 | 1 | 0 | 8µs | |
| 0 | 0 | 1 | 1 | 12µs | |
| 0 | 1 | 0 | 0 | 18µs | |
| 0 | 1 | 0 | 1 | 27.04µs | |
| 0 | 1 | 1 | 0 | 40.48µs | |
| 0 | 1 | 1 | 1 | 60.72µs | |
| 1 | 0 | 0 | 0 | 91.12µs | |
| 1 | 0 | 0 | 1 | 136.72µs | |
| 1 | 0 | 1 | 0 | 239.2µs | |
| 1 | 0 | 1 | 1 | 418.64µs | |
| 1 | 1 | 0 | 0 | 732.56µs | |
| 1 | 1 | 0 | 1 | 1282µs | |
| 1 | 1 | 1 | 0 | 2563.96µs | |
| 1 | 1 | 1 | 1 | 5127.92µs |