JAJSQZ4C March 2023 – January 2025 AM62A1-Q1 , AM62A3 , AM62A3-Q1 , AM62A7 , AM62A7-Q1
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
| パラメータ | 最小値 | 最大値 | 単位 | ||
|---|---|---|---|---|---|
| VDD_CORE | コア電源 | -0.3 | 1.05 | V | |
| VDDR_CORE | RAM 電源 | -0.3 | 1.05 | V | |
| VDD_CANUART | CANUART コア電源 | -0.3 | 1.05 | V | |
| VDDA_CORE_CSIRX0 | CSIRX0 コア電源 | -0.3 | 1.05 | V | |
| VDDA_CORE_USB | USB0 および USB1 コア電源 | -0.3 | 1.05 | V | |
| VDDA_DDR_PLL0 | DDR デスキュー PLL 電源 | -0.3 | 1.05 | V | |
| VDDS_DDR | DDR PHY IO 電源 | -0.3 | 1.57 | V | |
| VDDS_DDR_C | DDR クロック IO 電源 | -0.3 | 1.57 | V | |
| VDDS_OSC0 | MCU_OSC0 電源 | -0.3 | 1.98 | V | |
| VDDA_MCU | RCOSC、POR、POK、MCU_PLL0 アナログ電源 | -0.3 | 1.98 | V | |
| VDDA_PLL0 | MAIN_PLL0 および MAIN_PLL5 アナログ電源 | -0.3 | 1.98 | V | |
| VDDA_PLL1 | MAIN_PLL1 および MAIN_PLL2 アナログ電源 | -0.3 | 1.98 | V | |
| VDDA_PLL2 | MAIN_PLL7 および MAIN_PLL17 アナログ電源 | -0.3 | 2.2 | V | |
| VDDA_PLL3 | MAIN_PLL8 および MAIN_PLL15 アナログ電源 | -0.3 | 1.98 | V | |
| VDDA_PLL4 | MAIN_PLL12 アナログ電源 | -0.3 | 1.98 | V | |
| VDDA_1P8_CSIRX0 | CSIRX0 1.8 V アナログ電源 | -0.3 | 1.98 | V | |
| VDDA_1P8_USB | USB0 および USB1 1.8 V アナログ電源 | -0.3 | 1.98 | V | |
| VDDA_TEMP0 | TEMP0 アナログ電源 | -0.3 | 1.98 | V | |
| VDDA_TEMP1 | TEMP1 アナログ電源 | -0.3 | 2.2 | V | |
| VDDA_TEMP2 | TEMP2 アナログ電源 | -0.3 | 1.98 | V | |
| VPP | eFuse ROM プログラミング電源 | -0.3 | 1.98 | V | |
| VDDSHV_MCU | IO MCU の IO 電源 | -0.3 | 3.63 | V | |
| VDDSHV_CANUART | IO CANUART の IO 電源 | -0.3 | 3.63 | V | |
| VDDSHV0 | IO グループ 0 の IO 電源 | -0.3 | 3.63 | V | |
| VDDSHV1 | IO グループ 1 の IO 電源 | -0.3 | 3.63 | V | |
| VDDSHV2 | IO グループ 2 の IO 電源 | -0.3 | 3.63 | V | |
| VDDSHV3 | IO グループ 3 の IO 電源 | -0.3 | 3.63 | V | |
| VDDSHV4 | IO グループ 4 の IO 電源 | -0.3 | 3.63 | V | |
| VDDSHV5 | IO グループ 5 の IO 電源 | -0.3 | 3.63 | V | |
| VDDSHV6 | IO グループ 6 の IO 電源 | -0.3 | 3.63 | V | |
| VDDA_3P3_USB | USB0 および USB1 3.3 V アナログ電源 | -0.3 | 3.63 | V | |
| すべてのフェイルセーフ IO ピンの定常状態の最大電圧 | MCU_PORz | -0.3 | 3.63 | V | |
| 1.8V で動作する場合、 MCU_I2C0_SCL、MCU_I2C0_SDA、WKUP_I2C0_SCL、WKUP_I2C0_SDA、EXTINTn |
-0.3 | 1.98(3) | V | ||
| 3.3V で動作する場合、 MCU_I2C0_SCL、MCU_I2C0_SDA、WKUP_I2C0_SCL、WKUP_I2C0_SDA、EXTINTn |
-0.3 | 3.63(3) | |||
| VMON_1P8_SOC | -0.3 | 1.98 | V | ||
| VMON_3P3_SOC | -0.3 | 3.63 | V | ||
| VMON_VSYS(4) | -0.3 | 1.98 | V | ||
| 他のすべての IO ピンの定常状態の最大電圧(5) | USB0_VBUS、USB1_VBUS(6) | -0.3 | 3.6 | V | |
| その他のすべての IO ピン | -0.3 | IO 電源電圧 + 0.3 | V | ||
| IO ピンの過渡オーバーシュートおよびアンダーシュート | 信号周期の最大 20% にわたって IO 電源電圧の 20% (図 6-1、「IO 過渡電圧範囲」を参照) | 0.2 × VDD(7) | V | ||
| ラッチアップ性能(8) | I 試験 | -100 | 100 | mA | |
| 過電圧 (OV) 試験 | 1.5 x VDD(7) | V | |||
| TSTG | 保存温度 | -55 | +150 | ℃ | |
フェイルセーフ IO 端子は、それぞれの IO 電源電圧に依存しないように設計されています。これにより、該当する IO 電源がオフのときに、これらの IO 端子に外部電圧源を接続できます。MCU_I2C0_SCL、MCU_I2C0_SDA、WKUP_I2C0_SCL、WKUP_I2C0_SDA、EXTINTn、VMON_1P8_SOC、VMON_3P3_SOC、および MCU_PORz だけがフェイルセーフ IO 端子です。それ以外の IO 端子はいずれもフェイルセーフではなく、それらに印加される電圧は、セクション 6.1 の「すべての IO ピンの定常状態の最大電圧」パラメータで定義されている値に制限する必要があります。
