JAJSFM9A
June 2018 – July 2018
TMS320F28035-EP
PRODUCTION DATA.
1
デバイスの概要
1.1
特長
1.2
アプリケーション
1.3
概要
1.4
機能ブロック図
2
改訂履歴
3
Terminal Configuration and Functions
3.1
Pin Diagram
3.2
Signal Descriptions
Table 3-1
Signal Descriptions
4
Specifications
4.1
Absolute Maximum Ratings
4.2
ESD Ratings
4.3
Power-On Hours (POH) Limits
4.4
Recommended Operating Conditions
4.5
Power Consumption Summary
Table 4-1
TMS320F2803x Current Consumption at 60-MHz SYSCLKOUT
4.5.1
Reducing Current Consumption
4.5.2
Current Consumption Graphs (VREG Enabled)
4.6
Electrical Characteristics
4.7
Thermal Resistance Characteristics
4.8
Thermal Design Considerations
4.9
Emulator Connection Without Signal Buffering for the MCU
4.10
Parameter Information
4.10.1
Timing Parameter Symbology
4.10.2
General Notes on Timing Parameters
4.11
Test Load Circuit
4.12
Power Sequencing
Table 4-4
Reset (XRS) Timing Requirements
Table 4-5
Reset (XRS) Switching Characteristics
4.13
Clock Specifications
4.13.1
Device Clock Table
Table 4-6
2803x Clock Table and Nomenclature (60-MHz Devices)
Table 4-7
Device Clocking Requirements/Characteristics
Table 4-8
Internal Zero-Pin Oscillator (INTOSC1/INTOSC2) Characteristics
4.13.2
Clock Requirements and Characteristics
Table 4-9
XCLKIN Timing Requirements – PLL Enabled
Table 4-10
XCLKIN Timing Requirements – PLL Disabled
Table 4-11
XCLKOUT Switching Characteristics (PLL Bypassed or Enabled)
4.14
Flash Timing
Table 4-12
Flash/OTP Endurance
Table 4-13
Flash Parameters at 60-MHz SYSCLKOUT
Table 4-14
Flash/OTP Access Timing
Table 4-15
Flash Data Retention Duration
5
Detailed Description
5.1
Overview
5.1.1
CPU
5.1.2
Control Law Accelerator (CLA)
5.1.3
Memory Bus (Harvard Bus Architecture)
5.1.4
Peripheral Bus
5.1.5
Real-Time JTAG and Analysis
5.1.6
Flash
5.1.7
M0, M1 SARAMs
5.1.8
L0 SARAM, and L1, L2, and L3 DPSARAMs
5.1.9
Boot ROM
5.1.9.1
Emulation Boot
5.1.9.2
GetMode
5.1.9.3
Peripheral Pins Used by the Bootloader
5.1.10
Security
5.1.11
Peripheral Interrupt Expansion (PIE) Block
5.1.12
External Interrupts (XINT1–XINT3)
5.1.13
Internal Zero Pin Oscillators, Oscillator, and PLL
5.1.14
Watchdog
5.1.15
Peripheral Clocking
5.1.16
Low-power Modes
5.1.17
Peripheral Frames 0, 1, 2, 3 (PFn)
5.1.18
General-Purpose Input/Output (GPIO) Multiplexer
5.1.19
32-Bit CPU-Timers (0, 1, 2)
5.1.20
Control Peripherals
5.1.21
Serial Port Peripherals
5.2
Memory Maps
5.3
Register Maps
5.4
Device Emulation Registers
5.5
VREG/BOR/POR
5.5.1
On-chip Voltage Regulator (VREG)
5.5.1.1
Using the On-chip VREG
5.5.1.2
Disabling the On-chip VREG
5.5.2
On-chip Power-On Reset (POR) and Brown-Out Reset (BOR) Circuit
5.6
System Control
5.6.1
Internal Zero Pin Oscillators
5.6.2
Crystal Oscillator Option
5.6.3
PLL-Based Clock Module
5.6.4
Loss of Input Clock (NMI Watchdog Function)
5.6.5
CPU-Watchdog Module
5.7
Low-Power Modes Block
5.8
Interrupts
5.8.1
External Interrupts
5.8.1.1
External Interrupt Electrical Data/Timing
Table 5-20
External Interrupt Timing Requirements
Table 5-21
External Interrupt Switching Characteristics
5.9
Peripherals
5.9.1
Control Law Accelerator (CLA) Overview
5.9.2
Analog Block
5.9.2.1
Analog-to-Digital Converter (ADC)
5.9.2.1.1
Features
5.9.2.1.2
ADC Start-of-Conversion Electrical Data/Timing
Table 5-26
External ADC Start-of-Conversion Switching Characteristics
5.9.2.1.3
On-Chip Analog-to-Digital Converter (ADC) Electrical Data/Timing
Table 5-27
ADC Electrical Characteristics
Table 5-28
ADC Power Modes
5.9.2.1.3.1
Internal Temperature Sensor
Table 5-29
Temperature Sensor Coefficient
5.9.2.1.3.2
ADC Power-Up Control Bit Timing
Table 5-30
ADC Power-Up Delays
5.9.2.1.3.3
ADC Sequential and Simultaneous Timings
5.9.2.2
ADC MUX
5.9.2.3
Comparator Block
5.9.2.3.1
On-Chip Comparator/DAC Electrical Data/Timing
Table 5-32
Electrical Characteristics of the Comparator/DAC
5.9.3
Detailed Descriptions
5.9.4
Serial Peripheral Interface (SPI) Module
5.9.4.1
SPI Master Mode Electrical Data/Timing
Table 5-35
SPI Master Mode External Timing (Clock Phase = 0)
Table 5-36
SPI Master Mode External Timing (Clock Phase = 1)
5.9.4.2
SPI Slave Mode Electrical Data/Timing
Table 5-37
SPI Slave Mode External Timing (Clock Phase = 0)
Table 5-38
SPI Slave Mode External Timing (Clock Phase = 1)
5.9.5
Serial Communications Interface (SCI) Module
5.9.6
Local Interconnect Network (LIN)
5.9.7
Enhanced Controller Area Network (eCAN) Module
5.9.8
Inter-Integrated Circuit (I2C)
5.9.8.1
I2C Electrical Data/Timing
Table 5-44
I2C Timing Requirements
Table 5-45
I2C Switching Characteristics
5.9.9
Enhanced PWM Modules (ePWM1/2/3/4/5/6/7)
5.9.9.1
ePWM Electrical Data/Timing
Table 5-48
ePWM Timing Requirements
Table 5-49
ePWM Switching Characteristics
5.9.9.2
Trip-Zone Input Timing
Table 5-50
Trip-Zone Input Timing Requirements
5.9.10
High-Resolution PWM (HRPWM)
5.9.10.1
HRPWM Electrical Data/Timing
Table 5-51
High-Resolution PWM Characteristics
5.9.11
Enhanced Capture Module (eCAP1)
5.9.11.1
eCAP Electrical Data/Timing
Table 5-53
Enhanced Capture (eCAP) Timing Requirement
Table 5-54
eCAP Switching Characteristics
5.9.12
High-Resolution Capture (HRCAP) Module
5.9.12.1
HRCAP Electrical Data/Timing
Table 5-56
High-Resolution Capture (HRCAP) Timing Requirements
5.9.13
Enhanced Quadrature Encoder Pulse (eQEP)
5.9.13.1
eQEP Electrical Data/Timing
Table 5-58
Enhanced Quadrature Encoder Pulse (eQEP) Timing Requirements
Table 5-59
eQEP Switching Characteristics
5.9.14
JTAG Port
5.9.15
General-Purpose Input/Output (GPIO) MUX
5.9.15.1
GPIO Electrical Data/Timing
5.9.15.1.1
GPIO - Output Timing
Table 5-63
General-Purpose Output Switching Characteristics
5.9.15.1.2
GPIO - Input Timing
Table 5-64
General-Purpose Input Timing Requirements
5.9.15.1.3
Sampling Window Width for Input Signals
5.9.15.1.4
Low-Power Mode Wakeup Timing
Table 5-65
IDLE Mode Timing Requirements
Table 5-66
IDLE Mode Switching Characteristics
Table 5-67
STANDBY Mode Timing Requirements
Table 5-68
STANDBY Mode Switching Characteristics
Table 5-69
HALT Mode Timing Requirements
Table 5-70
HALT Mode Switching Characteristics
6
Applications, Implementation, and Layout
6.1
TI Design or Reference Design
7
デバイスおよびドキュメントのサポート
7.1
はじめに
7.2
デバイスおよび開発ツールの項目表記
7.3
ツールとソフトウェア
7.4
ドキュメントのサポート
7.5
Community Resources
7.6
商標
7.7
静電気放電に関する注意事項
7.8
Glossary
8
メカニカル、パッケージ、および注文情報
8.1
パッケージ情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
PN|80
MTQF010B
サーマルパッド・メカニカル・データ
発注情報
jajsfm9a_oa
1.1
特長
高効率の32ビットCPU (TMS320C28x)
60MHz (サイクル・タイム16.67ns)
16×16および32×32のMAC演算
16×16のデュアルMAC
ハーバード・バス・アーキテクチャ
アトミック処理
高速な割り込み応答と処理
統合メモリ・プログラミング・モデル
高いコード効率(C/C++およびアセンブリ)
プログラム可能な制御補償器アクセラレータ(CLA)
32ビット浮動小数点演算アクセラレータ
メインCPUと独立にコードを実行
リトル・エンディアン
JTAGバウンダリ・スキャンのサポート
IEEE標準1149.1-1990標準テスト・アクセス・ポートおよびバウンダリ・スキャン・アーキテクチャ
低コストのデバイスおよびシステム
3.3V単一電源
電源シーケンシングの要件なし
パワー・オン・リセットおよびブラウンアウト・リセットの内蔵
低消費電力
アナログ・サポート・ピンなし
クロック
2つの内部ゼロ・ピン発振器
オンチップの水晶発振器と外部クロック入力
ウォッチドッグ・タイマ・モジュール
クロック消失検出回路
最大45の個別にプログラム可能な、多重化された、入力フィルタリング付きGPIOピン
すべてのペリフェラル割り込みをサポートする、ペリフェラル割り込み拡張(PIE)ブロック
3つの32ビットCPUタイマ
それぞれの拡張パルス幅変調器(ePWM)に独立の16ビット・タイマ
オンチップ・メモリ
フラッシュ、SARAM、OTP、ブートROMを利用可能
コード・セキュリティ・モジュール
128ビットのセキュリティ・キーとロック
セキュアなメモリ・ブロックを保護
ファームウェアのリバース・エンジニアリングを防止
シリアル・ポート・ペリフェラル
1つのシリアル通信インターフェイス(SCI) UART (Universal Asynchronous Receiver/Transmitter)モジュール
2つのSPI (Serial Peripheral Interface)モジュール
1つのI2C (Inter-Integrated-Circuit)モジュール
1つのローカル相互接続(LIN)モジュール
1つの拡張コントローラ・エリア・ネットワーク(eCAN)モジュール
拡張制御ペリフェラル
ePWM
高分解能PWM (HRPWM)
拡張キャプチャ(eCAP)モジュール
高分解能入力キャプチャ(HRCAP)モジュール
拡張直交エンコーダ・パルス(eQEP)モジュール
A/Dコンバータ(ADC)
オンチップ温度センサ
コンパレータ
高度なエミュレーション機能
分析およびブレークポイント機能
ハードウェアによるリアルタイム・デバッグ
80ピンのPN薄型クワッド・フラットパック(LQFP)
防衛、航空宇宙、医療アプリケーションをサポート
管理されたベースライン
単一のアセンブリ/テスト施設
単一の製造施設
拡張温度範囲(-55℃~125℃)で使用可能
長期にわたる製品ライフ・サイクル
長期にわたる製品変更通知
製品のトレーサビリティ