JAJSQZ4C March 2023 – January 2025 AM62A1-Q1 , AM62A3 , AM62A3-Q1 , AM62A7 , AM62A7-Q1
PRODUCTION DATA
| 信号名 [1] | ピンの種類 [2] | 説明 [3] | AMB ピン [4] | ANF ピン [4] |
|---|---|---|---|---|
| DDR0_ACT_n | O | DDRSS アクティブ化コマンド | N5 | N5 |
| DDR0_ALERT_n | IO | DDRSS アラート | H7 | H7 |
| DDR0_CAS_n (1) | O | DDR4 コラム アドレス ストローブ / LPDDR4 チップセレクト 1B | M5 | M5 |
| DDR0_PAR | O | DDRSS コマンドおよびアドレス パリティ | N2 | N2 |
| DDR0_RAS_n (1) | O | DDR4 ロー アドレス ストローブ / LPDDR4 チップセレクト 0B | M6 | M6 |
| DDR0_WE_n | O | DDRSS 書き込みイネーブル | N6 | N6 |
| DDR0_A0 | O | DDRSS アドレス バス | J5 | J5 |
| DDR0_A1 | O | DDRSS アドレス バス | J2 | J2 |
| DDR0_A2 | O | DDRSS アドレス バス | J4 | J4 |
| DDR0_A3 | O | DDRSS アドレス バス | L4 | L4 |
| DDR0_A4 | O | DDRSS アドレス バス | J1 | J1 |
| DDR0_A5 | O | DDRSS アドレス バス | K5 | K5 |
| DDR0_A6 | O | DDRSS アドレス バス | K3 | K3 |
| DDR0_A7 | O | DDRSS アドレス バス | H2 | H2 |
| DDR0_A8 | O | DDRSS アドレス バス | L6 | L6 |
| DDR0_A9 | O | DDRSS アドレス バス | L2 | L2 |
| DDR0_A10 | O | DDRSS アドレス バス | K2 | K2 |
| DDR0_A11 | O | DDRSS アドレス バス | L5 | L5 |
| DDR0_A12 | O | DDRSS アドレス バス | M3 | M3 |
| DDR0_A13 | O | DDRSS アドレス バス | M2 | M2 |
| DDR0_BA0 | O | DDRSS バンク アドレス | K6 | K6 |
| DDR0_BA1 | O | DDRSS バンク アドレス | H3 | H3 |
| DDR0_BG0 | O | DDRSS バンク グループ | P4 | P4 |
| DDR0_BG1 | O | DDRSS バンク グループ | R7 | R7 |
| DDR0_CAL0 (2) | A | IO パッド較正抵抗 | H6 | H6 |
| DDR0_CK0 | O | DDRSS クロック | M1 | M1 |
| DDR0_CK0_n | O | DDRSS 負のクロック | L1 | L1 |
| DDR0_CKE0 | O | DDRSS クロック イネーブル | P3 | P3 |
| DDR0_CKE1 | O | DDRSS クロック イネーブル | P5 | P5 |
| DDR0_CS0_n (1) | O | DDR4 チップセレクト 0/LPDDR4 チップセレクト 0A | J6 | J6 |
| DDR0_CS1_n (1) | O | DDR4 チップセレクト 1/LPDDR4 チップセレクト 1A | N4 | N4 |
| DDR0_DM0 | IO | DDRSS データ マスク | C2 | C2 |
| DDR0_DM1 | IO | DDRSS データ マスク | F3 | F3 |
| DDR0_DM2 | IO | DDRSS データ マスク | U1 | U1 |
| DDR0_DM3 | IO | DDRSS データ マスク | W3 | W3 |
| DDR0_DQ0 | IO | DDRSS データ | A5 | A5 |
| DDR0_DQ1 | IO | DDRSS データ | B4 | B4 |
| DDR0_DQ2 | IO | DDRSS データ | B6 | B6 |
| DDR0_DQ3 | IO | DDRSS データ | D5 | D5 |
| DDR0_DQ4 | IO | DDRSS データ | C5 | C5 |
| DDR0_DQ5 | IO | DDRSS データ | C3 | C3 |
| DDR0_DQ6 | IO | DDRSS データ | B2 | B2 |
| DDR0_DQ7 | IO | DDRSS データ | A3 | A3 |
| DDR0_DQ8 | IO | DDRSS データ | E2 | E2 |
| DDR0_DQ9 | IO | DDRSS データ | F5 | F5 |
| DDR0_DQ10 | IO | DDRSS データ | E6 | E6 |
| DDR0_DQ11 | IO | DDRSS データ | G2 | G2 |
| DDR0_DQ12 | IO | DDRSS データ | G6 | G6 |
| DDR0_DQ13 | IO | DDRSS データ | G4 | G4 |
| DDR0_DQ14 | IO | DDRSS データ | E4 | E4 |
| DDR0_DQ15 | IO | DDRSS データ | D3 | D3 |
| DDR0_DQ16 | IO | DDRSS データ | T6 | T6 |
| DDR0_DQ17 | IO | DDRSS データ | T4 | T4 |
| DDR0_DQ18 | IO | DDRSS データ | U5 | U5 |
| DDR0_DQ19 | IO | DDRSS データ | R5 | R5 |
| DDR0_DQ20 | IO | DDRSS データ | P2 | P2 |
| DDR0_DQ21 | IO | DDRSS データ | R3 | R3 |
| DDR0_DQ22 | IO | DDRSS データ | T2 | T2 |
| DDR0_DQ23 | IO | DDRSS データ | U3 | U3 |
| DDR0_DQ24 | IO | DDRSS データ | Y2 | Y2 |
| DDR0_DQ25 | IO | DDRSS データ | V2 | V2 |
| DDR0_DQ26 | IO | DDRSS データ | V4 | V4 |
| DDR0_DQ27 | IO | DDRSS データ | W5 | W5 |
| DDR0_DQ28 | IO | DDRSS データ | Y4 | Y4 |
| DDR0_DQ29 | IO | DDRSS データ | AA3 | AA3 |
| DDR0_DQ30 | IO | DDRSS データ | AA5 | AA5 |
| DDR0_DQ31 | IO | DDRSS データ | AB4 | AB4 |
| DDR0_DQS0 | IO | DDRSS データ ストローブ | D1 | D1 |
| DDR0_DQS0_n | IO | DDRSS 相補データ ストローブ | C1 | C1 |
| DDR0_DQS1 | IO | DDRSS データ ストローブ | G1 | G1 |
| DDR0_DQS1_n | IO | DDRSS 相補データ ストローブ | F1 | F1 |
| DDR0_DQS2 | IO | DDRSS データ ストローブ | R1 | R1 |
| DDR0_DQS2_n | IO | DDRSS 相補データ ストローブ | P1 | P1 |
| DDR0_DQS3 | IO | DDRSS データ ストローブ | W1 | W1 |
| DDR0_DQS3_n | IO | DDRSS 相補データ ストローブ | Y1 | Y1 |
| DDR0_ODT0 | O | DDRSS チップ セレクト 0 のオン ダイ終端 | H5 | H5 |
| DDR0_ODT1 | O | DDRSS チップ セレクト 1 のオン ダイ終端 | N3 | N3 |
| DDR0_RESET0_n | O | DDRSS のリセット | P6 | P6 |