JAJSVG0A September 2024 – October 2025 TAS2320
PRODUCTION DATA
表 7-87 に、PAGE 5 レジスタに対してメモリマップされたレジスタを一覧表示します。表 7-87 にないレジスタ オフセット アドレスはすべて予約済みと見なして、レジスタの内容は変更しないでください。
| アドレス | 略称 | 説明 | セクション |
|---|---|---|---|
| 0h | PAGE | デバイスのページ | セクション 7.5.1 |
| 64h | THERMAL_WARN_MIN_TEMP | サーマル フラグ | セクション 7.5.2 |
| 68h | THERMAL_WARN_TEMP_STEP | サーマル フラグ | セクション 7.5.3 |
概略表に戻ります。
デバイスのメモリ マップはページとブックに分割されています。このレジスタはページを設定します。
| ビット | フィールド | タイプ | リセット | 説明 |
|---|---|---|---|---|
| 7-0 | PAGE[7:0] | R/W | 0h | デバイス ページの設定。
|
概略表に戻ります。
サーマル フラグの最小スレッショルドを設定します
| ビット | フィールド | タイプ | リセット | 説明 |
|---|---|---|---|---|
| 23-0 | THERMAL_WARN_MIN_TEMP[23:0] | R/W | 348000h | アドレス 0x64~0x66 が組み合わされます。PPC3 ソフトウェアを使用して構成できます。 |
概略表に戻ります。
サーマル フラグのデルタ スレッショルドを設定します
| ビット | フィールド | タイプ | リセット | 説明 |
|---|---|---|---|---|
| 23-0 | THERMAL_WARN_TEMP_STEP[23:0] | R/W | 50000h | アドレス 0x68~0x6A が組み合わされます。PPC3 ソフトウェアを使用して構成できます。 |