JAJUA40A November   2023  – October 2025

 

  1.   1
  2.   説明
  3.   設計を開始
  4.   特長
  5.   5
  6. 1評価基板の概要
    1. 1.1 はじめに
    2. 1.2 キットの内容
    3. 1.3 製品情報
    4. 1.4 EVM のリビジョンおよびアセンブリ バリエーション
    5. 1.5 仕様
  7. 2ハードウェア
    1. 2.1  補足画像
    2. 2.2  主な特長
      1. 2.2.1 プロセッサ
      2. 2.2.2 電源
      3. 2.2.3 メモリ
      4. 2.2.4 JTAG / エミュレータ
      5. 2.2.5 サポートされるインターフェイスおよびペリフェラル
      6. 2.2.6 拡張コネクタ/ヘッダー
    3. 2.3  インターフェイス マッピング
    4. 2.4  電源オン/オフの手順
      1. 2.4.1 電源オンの手順
      2. 2.4.2 電源オフの手順
      3. 2.4.3 テスト ポイント
    5. 2.5  クロック処理
      1. 2.5.1 ペリフェラル リファレンス クロック
    6. 2.6  リセット
    7. 2.7  カメラ シリアル インターフェイス (CSI)
    8. 2.8  オープン LVDS ディスプレイ インターフェイス (OLDI)
    9. 2.9  ディスプレイ シリアル インターフェイス (DSI)
    10. 2.10 オーディオ コーデック インターフェイス
    11. 2.11 HDMI ディスプレイ
    12. 2.12 JTAG インターフェイス
    13. 2.13 テスト オートメーション ヘッダー
    14. 2.14 UART インターフェイス
    15. 2.15 USB インターフェイス
      1. 2.15.1 USB 2.0 タイプ A インターフェイス
      2. 2.15.2 USB 2.0 Type-C® インターフェイス
    16. 2.16 メモリ インターフェイス
      1. 2.16.1 LPDDR4 インターフェイス
      2. 2.16.2 オクタル シリアル ペリフェラル インターフェイス (OSPI)
      3. 2.16.3 MMC インターフェイス
        1. 2.16.3.1 MMC0 - eMMC インターフェイス
        2. 2.16.3.2 MMC1 — マイクロ SD インターフェイス
        3. 2.16.3.3 MMC2 - M.2 Key E インターフェイス
      4. 2.16.4 基板 ID EEPROM
    17. 2.17 イーサネット インターフェイス
      1. 2.17.1 CPSW イーサネット PHY ストラッピング
      2. 2.17.2 CPSW イーサネット PHY1 のデフォルト構成
      3. 2.17.3 CPSW イーサネット PHY2 のデフォルト構成
    18. 2.18 GPIO ポート エクスパンダ
    19. 2.19 GPIO へのマッピング
    20. 2.20 電源
      1. 2.20.1 電源要件
      2. 2.20.2 電源入力
      3. 2.20.3 電源
      4. 2.20.4 電源シーケンス
      5. 2.20.5 AM62P SoC 電源
      6. 2.20.6 電流監視
    21. 2.21 評価基板のユーザー設定/構成
      1. 2.21.1 DIP スイッチ
      2. 2.21.2 ブート モード
      3. 2.21.3 ユーザー テスト LED
    22. 2.22 拡張ヘッダ
      1. 2.22.1 ユーザー拡張コネクタ
      2. 2.22.2 MCU コネクタ
      3. 2.22.3 GPMC NAND (x8) コネクタ
    23. 2.23 割り込み
    24. 2.24 I2C アドレス マッピング
  8. 3ハードウェア設計ファイル
  9. 4準拠に関する情報
    1. 4.1 準拠および認証
  10. 5追加情報
    1. 5.1 ハードウェアまたはソフトウェアに関する既知の問題
      1. 5.1.1 問題 1 — ウォッチドッグ リセット
      2. 5.1.2 問題 2 — 電源オフ シーケンス
      3. 5.1.3 問題 3:TIVA を使用した電源サイクルの失敗
    2. 5.2 商標
    3.     80
  11. 6改訂履歴

ディスプレイ シリアル インターフェイス (DSI)

AM62P の DSI は、Molex の 22 ピン ディスプレイ コネクタ (J25) (メーカー型番:5019512230) に接続されています。AM62P SK 評価基板は、最大 3840 × 1080p の解像度の高速ビデオ リンクおよび低消費電力コマンド リンク向けに 4 つの DSI-TX レーンをサポートしています。これら 4 つのレーンを除き、22 ピン コネクタには 3.3V 電源が供給され、500mA までのソース機能、すべての事前初期化用の I2C0、インターフェイス ディスプレイへの割り込みおよびリセットを処理するための 2 つの GPIO があります。

SK-AM62P-LP DSI図 2-9 DSI
表 2-6 DSI ディスプレイ コネクタのピン配置 (J25)
ピン番号信号
1VCC_3V3_SYS
2SOC_I2C0_SDA
3SOC_I2C0_SCL
4DGND
5DSI_INTN#
6DSI_RESETN
7DGND
8DSI_TX3_P
9DSI_TX3_N
10DGND
11DSI_TX2_P
12DSI_TX2_N
13DGND
14DSI_TXCLK_P
15DSI_TXCLK_N
16DGND
17DSI_TX1_P
18DSI_TX1_N
19DGND
20DSI_TX0_P
21DSI_TX0_N
22DGND