Produktdetails

Configuration 4:1 Number of channels 2 Power supply voltage - single (V) 1.8, 2.5, 3.3, 5 Protocols Analog Ron (typ) (Ω) 100 CON (typ) (pF) 5.6 ON-state leakage current (max) (µA) 2 Bandwidth (MHz) 50 Operating temperature range (°C) -40 to 125 Input/output continuous current (max) (mA) 25 Rating Automotive Drain supply voltage (max) (V) 5.5 Supply voltage (max) (V) 5.5
Configuration 4:1 Number of channels 2 Power supply voltage - single (V) 1.8, 2.5, 3.3, 5 Protocols Analog Ron (typ) (Ω) 100 CON (typ) (pF) 5.6 ON-state leakage current (max) (µA) 2 Bandwidth (MHz) 50 Operating temperature range (°C) -40 to 125 Input/output continuous current (max) (mA) 25 Rating Automotive Drain supply voltage (max) (V) 5.5 Supply voltage (max) (V) 5.5
SOIC (D) 16 59.4 mm² 9.9 x 6 TSSOP (PW) 16 32 mm² 5 x 6.4
  • Qualified for Automotive Applications
  • AEC-Q100 Qualified With the Following Results:
    • Device Temperature Grade 1: –40°C to +125°C
      Ambient Operating Temperature Range
    • Device HBM ESD Classification Level 2
    • Device CDM ESD Classification Level C4B
  • Supports Mixed-Mode Voltage Operation on All Ports
  • Fast Switching
  • High On-Off Output-Voltage Ratio
  • Low Crosstalk Between Switches
  • Extremely Low Input Current
  • Qualified for Automotive Applications
  • AEC-Q100 Qualified With the Following Results:
    • Device Temperature Grade 1: –40°C to +125°C
      Ambient Operating Temperature Range
    • Device HBM ESD Classification Level 2
    • Device CDM ESD Classification Level C4B
  • Supports Mixed-Mode Voltage Operation on All Ports
  • Fast Switching
  • High On-Off Output-Voltage Ratio
  • Low Crosstalk Between Switches
  • Extremely Low Input Current

These dual 4-channel CMOS analog multiplexers and demultiplexers are designed for 2-V to 5.5-V VCC operation.

The SN7LV4052A-Q1 devices handle both analog and digital signals. Each channel permits signals with amplitudes up to 5.5 V (peak).

Applications include signal gating, chopping, modulation or demodulation (modem), and signal multiplexing for analog-to-digital and digital-to-analog conversion systems.

These dual 4-channel CMOS analog multiplexers and demultiplexers are designed for 2-V to 5.5-V VCC operation.

The SN7LV4052A-Q1 devices handle both analog and digital signals. Each channel permits signals with amplitudes up to 5.5 V (peak).

Applications include signal gating, chopping, modulation or demodulation (modem), and signal multiplexing for analog-to-digital and digital-to-analog conversion systems.

Herunterladen Video mit Transkript ansehen Video

Ähnliche Produkte, die für Sie interessant sein könnten

Gleiche Funktionalität, gleiche Pinbelegung wie verglichener Baustein
TMUX1309-Q1 AKTIV Zweikanal-4:1-Multiplexer für den Automobilbereich, 5 V, mit Einspritzsteuerung und 1,8-V-Logik Upgraded 1.8-V logic support and smaller package options

Technische Dokumentation

star =Von TI ausgewählte Top-Empfehlungen für dieses Produkt
Keine Ergebnisse gefunden. Bitte geben Sie einen anderen Begriff ein und versuchen Sie es erneut.
Alle anzeigen 4
Typ Titel Datum
* Data sheet SN74LV4052A-Q1 Dual 4-Channel Analog Multiplexers and Demultiplexers datasheet (Rev. F) PDF | HTML 24 Dez 2014
Application note Selecting the Correct Texas Instruments Signal Switch (Rev. E) PDF | HTML 02 Jun 2022
Application note Multiplexers and Signal Switches Glossary (Rev. B) PDF | HTML 01 Dez 2021
More literature Automotive Logic Devices Brochure 27 Aug 2014

Design und Entwicklung

Weitere Bedingungen oder erforderliche Ressourcen enthält gegebenenfalls die Detailseite, die Sie durch Klicken auf einen der unten stehenden Titel erreichen.

Schnittstellenadapter

LEADED-ADAPTER1 — Oberflächenmontierbarer DIP-Header-Adapter zur schnellen Prüfung der 5-, 8-, 10-, 16- und 24-poligen

The EVM-LEADED1 board allows for quick testing and bread boarding of TI's common leaded packages.  The board has footprints to convert TI's D, DBQ, DCT,DCU, DDF, DGS, DGV, and PW surface mount packages to 100mil DIP headers.     

Benutzerhandbuch: PDF
Referenzdesigns

TIDEP-01017 — Referenzdesign für Kaskadenbildgebung zur Radarerfassung mit Jacinto™ ADAS-Prozessor

This reference design provides a processing foundation for a cascaded imaging radar system. Cascade radar devices can support front, long-range (LRR) beam-forming applications as well as corner- and side-cascade radar and sensor fusion systems. This reference design provides qualified developers (...)
Design guide: PDF
Schaltplan: PDF
Gehäuse Pins Herunterladen
SOIC (D) 16 Optionen anzeigen
TSSOP (PW) 16 Optionen anzeigen

Bestellen & Qualität

Beinhaltete Information:
  • RoHS
  • REACH
  • Bausteinkennzeichnung
  • Blei-Finish/Ball-Material
  • MSL-Rating / Spitzenrückfluss
  • MTBF-/FIT-Schätzungen
  • Materialinhalt
  • Qualifikationszusammenfassung
  • Kontinuierliches Zuverlässigkeitsmonitoring
Beinhaltete Information:
  • Werksstandort
  • Montagestandort

Empfohlene Produkte können Parameter, Evaluierungsmodule oder Referenzdesigns zu diesem TI-Produkt beinhalten.

Support und Schulungen

TI E2E™-Foren mit technischem Support von TI-Ingenieuren

Inhalte werden ohne Gewähr von TI und der Community bereitgestellt. Sie stellen keine Spezifikationen von TI dar. Siehe Nutzungsbedingungen.

Bei Fragen zu den Themen Qualität, Gehäuse oder Bestellung von TI-Produkten siehe TI-Support. ​​​​​​​​​​​​​​

Videos