인터페이스 LVDS, M-LVDS 및 PECL

DS92LV1260

활성

6채널, 10비트 B-LVDS 채널 링크 디시리얼라이저

제품 상세 정보

Function Deserializer Protocols Channel-Link I Number of transmitters 10 Number of receivers 6 Supply voltage (V) 3.3 Signaling rate (MBits) 2400 Input signal BLVDS, LVDS Output signal LVTTL Rating Catalog Operating temperature range (°C) -40 to 85
Function Deserializer Protocols Channel-Link I Number of transmitters 10 Number of receivers 6 Supply voltage (V) 3.3 Signaling rate (MBits) 2400 Input signal BLVDS, LVDS Output signal LVTTL Rating Catalog Operating temperature range (°C) -40 to 85
NFBGA (NZH) 196 225 mm² 15 x 15
  • Deserializes One to Six BusLVDS Input Serial Data Streams with Embedded Clocks
  • Seven Selectable Serial Inputs to Support n+1 Redundancy of Deserialized Streams
  • Seventh Channel has Single Pin Monitor Output That Reflects Input From Seventh Channel Input
  • Parallel Clock Rate up to 40MHz
  • On Chip Filtering for PLL
  • Absolute Maximum Worst Case Power Dissipation = 1.9W at 3.6V
  • High Impedance Inputs Upon Power Off (Vcc = 0V)
  • Single Power Supply at +3.3V
  • 196-pin NFBGA Package (Low-profile Ball Grid Array) Package
  • Industrial Temperature Range Operation: −40°C to +85°C

All trademarks are the property of their respective owners.

  • Deserializes One to Six BusLVDS Input Serial Data Streams with Embedded Clocks
  • Seven Selectable Serial Inputs to Support n+1 Redundancy of Deserialized Streams
  • Seventh Channel has Single Pin Monitor Output That Reflects Input From Seventh Channel Input
  • Parallel Clock Rate up to 40MHz
  • On Chip Filtering for PLL
  • Absolute Maximum Worst Case Power Dissipation = 1.9W at 3.6V
  • High Impedance Inputs Upon Power Off (Vcc = 0V)
  • Single Power Supply at +3.3V
  • 196-pin NFBGA Package (Low-profile Ball Grid Array) Package
  • Industrial Temperature Range Operation: −40°C to +85°C

All trademarks are the property of their respective owners.

The DS92LV1260 integrates six deserializer devices into a single chip. The chip uses a 0.25u CMOS process technology. The DS92LV1260 can simultaneously deserialize up to six data streams that have been serialized by the Texas Instruments DS92LV1021 or DS92LV1023 Bus LVDS serializers. The device also includes a seventh serial input channel that serves as a redundant input.

Each deserializer block in the DS92LV1260 operates independently with its own clock recovery circuitry and lock-detect signaling.

The DS92LV1260 uses a single +3.3V power supply with a typical power dissipation of 1.2W at 3.3V with a PRBS-15 pattern. Refer to the Connection Diagrams for packaging information.

The DS92LV1260 integrates six deserializer devices into a single chip. The chip uses a 0.25u CMOS process technology. The DS92LV1260 can simultaneously deserialize up to six data streams that have been serialized by the Texas Instruments DS92LV1021 or DS92LV1023 Bus LVDS serializers. The device also includes a seventh serial input channel that serves as a redundant input.

Each deserializer block in the DS92LV1260 operates independently with its own clock recovery circuitry and lock-detect signaling.

The DS92LV1260 uses a single +3.3V power supply with a typical power dissipation of 1.2W at 3.3V with a PRBS-15 pattern. Refer to the Connection Diagrams for packaging information.

다운로드 스크립트와 함께 비디오 보기 동영상

기술 문서

star =TI에서 선정한 이 제품의 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하십시오.
모두 보기2
유형 직함 날짜
* Data sheet DS92LV1260 Six Channel 10 Bit BLVDS Deserializer datasheet (Rev. F) 2013/04/16
Application note How to Validate BLVDS SER/DES Signal Integrity Using an Eye Mask (Rev. A) 2013/04/26

설계 및 개발

추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.

시뮬레이션 툴

PSPICE-FOR-TI — TI 설계 및 시뮬레이션 툴용 PSpice®

TI용 PSpice®는 아날로그 회로의 기능을 평가하는 데 사용되는 설계 및 시뮬레이션 환경입니다. 완전한 기능을 갖춘 이 설계 및 시뮬레이션 제품군은 Cadence®의 아날로그 분석 엔진을 사용합니다. 무료로 제공되는 TI용 PSpice에는 아날로그 및 전력 포트폴리오뿐 아니라 아날로그 행동 모델에 이르기까지 업계에서 가장 방대한 모델 라이브러리 중 하나가 포함되어 있습니다.

TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 (...)
시뮬레이션 툴

TINA-TI — SPICE 기반 아날로그 시뮬레이션 프로그램

TINA-TI provides all the conventional DC, transient and frequency domain analysis of SPICE and much more. TINA has extensive post-processing capability that allows you to format results the way you want them. Virtual instruments allow you to select input waveforms and probe circuit nodes voltages (...)
사용 설명서: PDF
패키지 다운로드
NFBGA (NZH) 196 옵션 보기

주문 및 품질

포함된 정보:
  • RoHS
  • REACH
  • 디바이스 마킹
  • 납 마감/볼 재질
  • MSL 등급/피크 리플로우
  • MTBF/FIT 예측
  • 물질 성분
  • 인증 요약
  • 지속적인 신뢰성 모니터링
포함된 정보:
  • 팹 위치
  • 조립 위치

권장 제품에는 본 TI 제품과 관련된 매개 변수, 평가 모듈 또는 레퍼런스 디자인이 있을 수 있습니다.

지원 및 교육

TI 엔지니어의 기술 지원을 받을 수 있는 TI E2E™ 포럼

콘텐츠는 TI 및 커뮤니티 기고자에 의해 "있는 그대로" 제공되며 TI의 사양으로 간주되지 않습니다. 사용 약관을 참조하십시오.

품질, 패키징, TI에서 주문하는 데 대한 질문이 있다면 TI 지원을 방문하세요. ​​​​​​​​​​​​​​

동영상