產品規格表
SN74AHCT367
- Inputs are TTL-voltage compatible
- True outputs
- Latch-up performance exceeds 100mA per JESD 78, class II
- ESD protection exceeds JESD 22
- 2000V human-body model
- 2000V charged-device model
The SN74AHCT367 device is designed specifically to improve both the performance and density of 3-state memory address drivers, clock drivers, and bus-oriented receivers and transmitters.
您可能會感興趣的類似產品
功能相同,但引腳輸出與所比較的裝置不同
技術文件
找不到結果。請清除您的搜尋條件,然後再試一次。
檢視所有 20 設計與開發
如需其他條款或必要資源,請按一下下方的任何標題以檢視詳細頁面 (如有)。
開發板
14-24-LOGIC-EVM — 適用於 14 針腳至 24 針腳 D、DB、DGV、DW、DYY、NS 和 PW 封裝的邏輯產品通用評估模組
14-24-LOGIC-EVM 評估模組 (EVM) 設計用於支援任何 14 針腳至 24 針腳 D、DW、DB、NS、PW、DYY 或 DGV 封裝的任何邏輯裝置。
參考設計
PMP23630 — 適用於 HVDC 30kW PSU 的資料中心參考設計
此參考設計為一款具備高電壓 DC (HVDC) 輸出功能的兩級高效率 30kW 電源供應器。第一級為以三相輸入來源供電的三階飛馳電容器功率因數校正 (PFC) 轉換器。透過 TMS320F28P650DK 高性能微控制器執行 PFC 控制。由於電感器中的倍頻效應,選擇了飛馳電容器拓撲結構而非更傳統的拓撲結構(例如 Vienna 整流器)。這種倍增效應可使得電感器體積更小且效率更高。PFC 後接兩個 Δ-Δ 連接的三相電感器-電感器-電容器 (LLC) 轉換器。其中一個 LLC 用於 +400V,另一個 LLC 用於 -400V。LLC 轉換器可配置為獨立電源供應器,或作為單一 800V (...)
Test report: PDF
| 封裝 | 針腳 | CAD 符號、佔位空間與 3D 模型 |
|---|---|---|
| SOIC (D) | 16 | Ultra Librarian |
| SSOP (DB) | 16 | Ultra Librarian |
| TSSOP (PW) | 16 | Ultra Librarian |
| TVSOP (DGV) | 16 | Ultra Librarian |
訂購與品質
內含資訊:
- RoHS
- REACH
- 產品標記
- 鉛塗層/球物料
- MSL 等級/回焊峰值
- MTBF/FIT 估算值
- 材料內容
- 認證摘要
- 進行中持續性的可靠性監測
內含資訊:
- 晶圓廠位置
- 組裝地點