TIDA-00234

デュアル・チャネル XAUI、SFI リファレンス・デザイン、2 基以上の SFP+ 光学ポート付きシステム用

TIDA-00234

設計ファイル

概要

The TIDA-00234 XAUI to SFI reference design is intended for Enterprise and Service Provider Networking applications like Ethernet Switches and Routers that implement multiple 10G Ethernet compliant Optical (SFP+) ports. This reference design features the TLK10232 device which is the most compact Dual-channel XAUI-to-SFI Transceiver with the lowest power consumption in its category. This reference design allows access to the high-speed signals (up to 10Gbps) generated by the TLK10232 via SMA connectors or an SFP+ Module via the SFP+ optical module cage. Also, featured is the CDCM6208 device that can provide extremely low-jitter Clock input to the TLK10232 in customer systems that do not have one available (or does not meet the jitter requirement of the system).

特長
  • Dual Channel XAUI to SFI reference design which includes SFP+ optical module cage to access high speed signals (up to 10Gbps) 
  • Supports flexible clocking schemes including externally-jitter-cleaned clock recovered from the high-speed side
  • Features TLK10232 which is the only Dual-channel XAUI-to-SFI Transceiver with Crosspoint capability in addition to:
    • Smallest footprint (13x13mm) within its class of devices and
    • Lowest power consumption per channel (800mW Nominal/Ch)

設計ファイルと製品

設計ファイル

すぐに使用できるシステム・ファイルをダウンロードすると、設計プロセスを迅速化できます。

TIDU347.PDF (511 K)

効率グラフや試験の前提条件などを含める、このリファレンス・デザインに関する試験結果

TIDC427.ZIP (4165 K)

設計レイアウトとコンポーネントを示した詳細な回路図

TIDR623.PDF (411 K)

設計レイアウトとコンポーネントを示した詳細な回路図

TIDR624.PDF (62 K)

設計に使用したコンポーネント、参照指定子、メーカー名や型番などを記入した詳細なリスト

TIDC426.ZIP (1083 K)

PCB 設計の基板層に関する情報を記載した設計ファイル

製品

設計や代替製品候補に TI 製品を含めます。

その他のインターフェイス

TLK10232クロスポイント・スイッチ搭載、デュアルチャネル、XAUI から 10GBASE-KR への接続、バックプレーン・トランシーバ

データシート: PDF
I2C 汎用 I/O (GPIO)

TCA642424-bit translating 1.65- to 5.5-V I2C/SMBus I/O expander with interrupt, reset & config registers

データシート: PDF
クロック・ジェネレータ

CDCM62082:8、超低消費電力、低ジッタ・クロック・ジェネレータ

データシート: PDF | HTML
クロック・バッファ

CDCLVP1204低ジッタ、2 入力選択可能、1Low-jitter, two-input, selectable 1:4 universal-to-LVPECL buffer4、ユニバーサル入力 LVPECL

データシート: PDF | HTML
リニア・レギュレータと低ドロップアウト (LDO) レギュレータ

TLV702イネーブル搭載、300mA、高 PSRR、低静止電流 (IQ)、低ドロップアウト電圧レギュレータ

データシート: PDF | HTML
リニア・レギュレータと低ドロップアウト (LDO) レギュレータ

TPS744013A、低い VIN (0.8V)、低ノイズ、高 PSRR、調整可能な超低ドロップアウト電圧レギュレータ

データシート: PDF | HTML
方向自動検出電圧レベル・シフタ

TXB0108自動方向検出機能および±15 kV ESD 保護機能搭載、8 ビット、双方向、電圧レベル・シフタ

データシート: PDF | HTML

開発を始める

ハードウェア

評価ボード

TLK10232EVM — TLK10232EVM - TLK10232 向けマザーボード評価モジュール

Motherboard evaluation board for TLK10232 comes with custom-developed GUI and a detailed EVM user guide. This EVM along with the GUI, enable customers to configure the registers of all the channels independently and to debug the device. The user’s guide provides guidance on proper use of the (...)
ユーザー・ガイド: PDF
ログインして購入
In stock / Out of stock
制限: 設計評価を目的としたサンプルご購入のために、この制限を設けております。より多くの在庫が利用可能になった時点で、この制限はなくなります。
TI.com で取り扱いなし

技術資料

結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
すべて表示 1
種類 タイトル 英語版のダウンロード 日付
試験報告書 TIDA-00234 Test Results 2014年 5月 12日

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

すべてのフォーラムトピックを英語で表示

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

ビデオ