JAJSGQ1C December   2018  – January 2021 DS90UB941AS-Q1

PRODUCTION DATA  

  1. 特長
  2. アプリケーション
  3. 概要
  4. 改訂履歴
  5. 概要 (続き)
  6. ピン構成と機能
    1.     ピン機能
  7. 仕様
    1. 7.1 絶対最大定格
    2. 7.2 ESD 定格
    3. 7.3 推奨動作条件
    4. 7.4 熱に関する情報
    5. 7.5 DC 電気的特性
    6. 7.6 AC 電気的特性
    7. 7.7 外部クロック基準の推奨タイミング
    8. 7.8 シリアル制御バスの推奨タイミング
    9. 7.9 タイミング図
  8. 詳細説明
    1. 8.1 概要
    2. 8.2 機能ブロック図
    3. 8.3 機能説明
      1. 8.3.1  DSI レシーバ
        1. 8.3.1.1 DSI の動作モード
          1. 8.3.1.1.1 高速モード
          2. 8.3.1.1.2 25
          3. 8.3.1.1.3 グローバル動作タイミング・パラメータ
        2. 8.3.1.2 THS-SKIP の設定
        3. 8.3.1.3 DSI エラーおよびステータス
          1. 8.3.1.3.1 DSI/DPHY のエラー検出および報告
          2. 8.3.1.3.2 DSI プロトコル・エラー検出
          3. 8.3.1.3.3 DSI エラー報告
          4. 8.3.1.3.4 DSI エラー・カウンタ
          5. 8.3.1.3.5 DSI - FPD-Link III バッファのエラー
        4. 8.3.1.4 サポートされる DSI ビデオ形式
      2. 8.3.2  高速フォワード・チャネル・データ転送
      3. 8.3.3  バック・チャネル・データ転送
      4. 8.3.4  FPD-Link III ポート・レジスタ・アクセス
      5. 8.3.5  ビデオ制御信号
      6. 8.3.6  パワーダウン・ピン (PDB)
      7. 8.3.7  シリアル・リンク・フォルトの検出
      8. 8.3.8  割り込みサポート
        1. 8.3.8.1 割り込みピン (INTB)
        2. 8.3.8.2 リモート割り込みピン (REM_INTB)
      9. 8.3.9  GPIO サポート
        1. 8.3.9.1 GPIO[3:0] の設定
        2. 8.3.9.2 バック・チャネルの設定
        3. 8.3.9.3 GPIO_REG[8:5] の設定
      10. 8.3.10 SPI 通信
        1. 8.3.10.1 SPI モードの設定
        2. 8.3.10.2 フォワード・チャネル SPI の動作
        3. 8.3.10.3 リバース・チャネル SPI の動作
      11. 8.3.11 オーディオ・モード
        1. 8.3.11.1 I2S オーディオ・インターフェイス
          1. 8.3.11.1.1 I2S 伝送モード
          2. 8.3.11.1.2 I2S リピータ
          3. 8.3.11.1.3 スプリッタおよびレプリケート・モードでのオーディオ
        2. 8.3.11.2 TDM オーディオ・インターフェイス
      12. 8.3.12 組み込みセルフ・テスト (BIST)
        1. 8.3.12.1 BIST の構成と状態
        2. 8.3.12.2 フォワード・チャネルおよびバックワード・チャネルのエラー・チェック
      13. 8.3.13 内部パターン生成
        1. 8.3.13.1 パターンの選択肢
        2. 8.3.13.2 カラー・モード
        3. 8.3.13.3 ビデオ・タイミング・モード
        4. 8.3.13.4 外部タイミング
        5. 8.3.13.5 パターン反転
        6. 8.3.13.6 自動スクロール
        7. 8.3.13.7 追加機能
      14. 8.3.14 EMI 低減機能
        1. 8.3.14.1 SSC の許容入力範囲
    4. 8.4 デバイスの機能モード
      1. 8.4.1 モード選択設定 (MODE_SEL[1:0])
      2. 8.4.2 クロック・モード
        1. 8.4.2.1 DSI クロック・モード
        2. 8.4.2.2 ピクセル・クロック・モード
          1. 8.4.2.2.1 DSI 基準クロック・モード
          2. 8.4.2.2.2 外部基準クロック・モード
          3. 8.4.2.2.3 内部基準クロック
          4. 8.4.2.2.4 独立 2:2 モード用外部基準クロック
      3. 8.4.3 デュアル DSI 入力モード
        1. 8.4.3.1 デュアル DSI 動作要件
        2. 8.4.3.2 デュアル DSI 動作の有効化
        3. 8.4.3.3 デュアル DSI 制御およびステータス
      4. 8.4.4 3D 形式のサポート (シングル DSI 入力)
        1. 8.4.4.1 左 / 右 3D 形式のサポート
        2. 8.4.4.2 交互ライン 3D 形式のサポート
        3. 8.4.4.3 交互ピクセル 3D 形式のサポート
      5. 8.4.5 独立 2:2 モード
        1. 8.4.5.1 独立 2:2 モードの設定
        2. 8.4.5.2 独立 2:2 モードに設定するためのサンプル・コード
        3. 8.4.5.3 91
      6. 8.4.6 FPD-Link III の動作モード
        1. 8.4.6.1 シングル・リンク・モード
        2. 8.4.6.2 デュアル・リンク・モード
        3. 8.4.6.3 レプリケート・モード
        4. 8.4.6.4 スプリッタ・モード
          1. 8.4.6.4.1 DSI 対称型分割
            1. 8.4.6.4.1.1 対称型分割 – 左 / 右
            2. 8.4.6.4.1.2 対称型分割 – 交互ピクセル分割
            3. 8.4.6.4.1.3 対称型分割 – 交互ライン分割
            4. 8.4.6.4.1.4 101
          2. 8.4.6.4.2 DSI 非対称型分割
            1. 8.4.6.4.2.1 クロッピングによる非対称型分割
            2. 8.4.6.4.2.2 DSI の VC-ID による非対称型分割
          3. 8.4.6.4.3 スプリッタ動作の設定
    5. 8.5 プログラミング
      1. 8.5.1 シリアル制御バス
      2. 8.5.2 マルチマスタ調停のサポート
      3. 8.5.3 マルチマスタ動作に関する I2C の制約
      4. 8.5.4 新世代の FPD-Link III デバイスのためのデバイス・レジスタへのマルチマスタ・アクセス
      5. 8.5.5 旧世代の FPD-Link III デバイスのデバイス・レジスタへのマルチマスタ・アクセス
      6. 8.5.6 マルチマスタ動作の制御チャネル方向の制約
    6. 8.6 レジスタ・マップ
      1. 8.6.1 メイン・レジスタ
      2. 8.6.2 DSI ポート 0 およびポート 1 間接レジスタ
      3. 8.6.3 アナログ間接レジスタ
      4. 8.6.4 ポート 0 およびポート 1 パターン・ジェネレータ間接レジスタ
  9. アプリケーションと実装
    1. 9.1 アプリケーション情報
    2. 9.2 代表的なアプリケーション
      1. 9.2.1 設計要件
      2. 9.2.2 詳細な設計手順
        1. 9.2.2.1 高速相互接続のガイドライン
      3. 9.2.3 アプリケーション曲線
  10. 10電源に関する推奨事項
    1. 10.1 VDD 電源
    2. 10.2 パワーアップと初期化
  11. 11レイアウト
    1. 11.1 レイアウトのガイドライン
      1. 11.1.1 グランド
      2. 11.1.2 FPD-Link III 信号トレースの配線
      3. 11.1.3 DSI 信号トレースの配線
    2. 11.2 レイアウト例
  12. 12デバイスおよびドキュメントのサポート
    1. 12.1 ドキュメントのサポート
      1. 12.1.1 関連資料
    2. 12.2 サポート・リソース
    3. 12.3 商標
    4. 12.4 静電気放電に関する注意事項
    5. 12.5 用語集
  13. 13メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

モード選択設定 (MODE_SEL[1:0])

デバイスの動作モード設定は、MODE_SEL[1:0] 入力ピンまたは構成レジスタ・ビットを使用して行うことができます。MODE_SEL[1:0] 入力の電圧比を設定するために、推奨値のプルアップ抵抗とプルダウン抵抗を使用できます。「表 8-8」を参照してください。パワーアップ中、これらの値はレジスタ位置にラッチされます。

表 8-8 MODE_SEL[1:0] の設定
モード設定機能
DSI レーン001 レーン
012 レーン
103 レーン
114 レーン
スプリッタ・モード0通常動作
1各 FPD-Link III 出力ポートにビデオ (奇数 / 偶数) を分割
DSI の無効化0DSI 入力を有効化。
1DSI 入力を無効化。DSI 入力のすべての設定は、入力が無効化されている間にを行う必要があるため、このストラップ・オプションを推奨します。
同軸モード0ツイストペア・ケーブル用に FPD-Link III を有効化します。
1同軸ケーブル用に FPD-Link III を有効化します。
クロック・モード0FPD-Link III は、REFCLK ピンに供給された外部発振器から生成されます。DSI クロックは連続モードでも不連続モードでも構いません。
1 FPD-Link III は DSI クロックから生成されます。DSI クロックは連続モードである必要があります。
GUID-331F05D0-738A-4DFA-BEE4-A73A232141A0-low.gif図 8-12 MODE_SEL[1:0] の接続図
表 8-9 ストラップ設定 MODE_SEL0
モード番号VR4 の電圧VR4 の目標電圧ストラップ抵抗の推奨値 (許容誤差 1%)スプリッタDSI レーン
VMINVTYPVMAXV(VDD18) = 1.8VR3 (kΩ)R4 (kΩ)
0000.126 × V(VDD18)0オープン10.001
10.179 × V(VDD18)0.211 × V(VDD18)0.244 × V(VDD18)0.3873.220.002
20.286 × V(VDD18)0.325 × V(VDD18)0.364 × V(VDD18)0.58560.430.103
30.404 × V(VDD18)0.441 × V(VDD18)0.472 × V(VDD18)0.79451.140.204
40.526 × V(VDD18)0.556 × V(VDD18)0.590 × V(VDD18)1.00140.251.111
50.643 × V(VDD18)0.673 × V(VDD18)0.708 × V(VDD18)1.21130.161.912
60.763 × V(VDD18)0.790 × V(VDD18)0.825 × V(VDD18)1.42118.771.513
70.880 × V(VDD18)V(VDD18)V(VDD18)1.810.0オープン14
表 8-10 ストラップ設定 MODE_SEL1
モード番号VR6 の電圧VR6 の目標電圧ストラップ抵抗の推奨値 (許容誤差 1%)クロック同軸DSI の無効化
VMINVTYPVMAXV(VDD18) = 1.8VR5 (kΩ)R6 (kΩ)
0000.126 × V(VDD18)0オープン10.0100
10.179 × V(VDD18)0.211 × V(VDD18)0.244 × V(VDD18)0.38073.220.0101
20.286 × V(VDD18)0.325 × V(VDD18)0.364 × V(VDD18)0.58560.430.1110
30.404 × V(VDD18)0.441 × V(VDD18)0.472 × V(VDD18)0.79451.140.2111
40.526 × V(VDD18)0.556 × V(VDD18)0.590 × V(VDD18)1.00140.251.1000
50.643 × V(VDD18)0.673 × V(VDD18)0.708 × V(VDD18)1.21130.161.9001
60.763 × V(VDD18)0.790 × V(VDD18)0.825 × V(VDD18)1.42118.771.5010
70.880 × V(VDD18)V(VDD18)V(VDD18)1.810.0オープン011
表 8-11 モード選択 [1.0] レジスタ
ストラップ値レジスタ名ビット・フィールド説明
MODESEL0 - スプリッタDUAL_CTL1、AUDIO_CFG[2:0]、[4]FPD3_TX_MODE、SPLIT_AUDIO
MODESEL0 - DSI レーンBRIDGE_CTL[3:2]DSI_LANES
MODESEL1 - クロックBRIDGE_CTL[7]、[1:0]DSI_CONTINUOUS_CLK
MODESEL1 - 同軸DUAL_CTL1[7]FPD3_COAX_MODE
MODESEL1 - DSI の無効化RESET_CTL[3]DISABLE_DSI