JAJSQ88E february   2006  – october 2020 SN65LVDS301

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. Revision History
  6. Pin Configuration and Functions
  7. Specifications
    1. 6.1  Absolute Maximum Ratings #GUID-B6F760D2-14EB-4E2D-91AA-4EF9E63722A7/SLLS6819275
    2. 6.2  Thermal Information
    3. 6.3  Recommended Operating Conditions
    4. 6.4  Device Electrical Characteristics
    5. 6.5  Output Electrical Characteristics
    6. 6.6  Input Electrical Characteristics
    7. 6.7  Switching Characteristics
    8. 6.8  Timing Characteristics
    9. 6.9  Device Power Dissipation
    10. 6.10 Typical characteristics
  8. Parameter Measurement Information
    1.     19
      1. 7.1.1 Power Consumption Tests
        1. 7.1.1.1 Typical IC Power Consumption Test Pattern
        2. 7.1.1.2 22
      2. 7.1.2 Maximum Power Consumption Test Pattern
      3. 7.1.3 Output Skew Pulse Position & Jitter Performance
  9. Detailed Description
    1. 8.1 Overview
    2. 8.2 Functional Block Diagram
    3. 8.3 Feature Description
      1. 8.3.1 Swap Pin Functionality
      2. 8.3.2 Parity Bit Generation
    4. 8.4 Device Functional Modes
      1. 8.4.1 Serialization Modes
        1. 8.4.1.1 1-Channel Mode
        2. 8.4.1.2 2-Channel Mode
        3. 8.4.1.3 3-Channel Mode
      2. 8.4.2 Powerdown Modes
      3. 8.4.3 Shutdown Mode
      4. 8.4.4 Standby Mode
      5. 8.4.5 Active Modes
      6. 8.4.6 Acquire Mode (PLL approaches lock)
      7. 8.4.7 Transmit Mode
      8. 8.4.8 Status Detect and Operating Modes Flow diagram
  10. Application information
    1. 9.1 Application Information
    2. 9.2 Preventing Increased Leakage Currents in Control Inputs
    3. 9.3 VGA Application
    4. 9.4 Dual LCD-Display Application
    5. 9.5 Typical Application Frequencies
      1. 9.5.1 Calculation Example: HVGA Display
  11. 10Power Supply Design Recommendation
    1. 10.1 Decoupling Recommendation
  12. 11Layout
    1. 11.1 Layout Guidelines
  13. 12Device and Documentation Support
    1. 12.1 サポート・リソース
    2. 12.2 Trademarks
    3. 12.3 静電気放電に関する注意事項
    4. 12.4 用語集
  14. 13Mechanical, Packaging, and Orderable Information

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

特長

  • FlatLink™3G シリアル・インターフェイス・テクノロジー
  • SN65LVDS302 などの FlatLink3G レシーバと互換性あり
  • 入力は 24 ビット RGB ビデオ・モード・インターフェイスをサポート
  • 24 ビット RGB データ、3 つの制御ビット、1 つのパリティ・ビット、および 1、2、または 3 つの差動ライン上で送信される 2 つの予約ビット
  • SubLVDS 差動電圧レベル
  • 最大 1755Mbps の実効データ・スループット
  • 消費電力を節約するための 3 つの動作モード
    • アクティブ・モード QVGA 17.4mW (標準値)
    • アクティブ・モード VGA 28.8mW (標準値)
    • シャットダウン・モード 0.5μA (標準値)
    • スタンバイ・モード 0.5μA (標準値)
  • バス・スワップにより PCB レイアウトの柔軟性を向上
  • 1.8V の電源電圧
  • ESD 定格 > 2kV (HBM)
  • 4MHz~65MHz のピクセル・クロック範囲
  • すべての CMOS 入力でのフェイルセーフ
  • パッケージ:80 ピン、5mm × 5mm nFBGA®
  • 非常に低い EMI は SAE J1752/3 「M」 仕様に適合