JAJSRU7D
October 2023 – May 2025
AM263P2
,
AM263P2-Q1
,
AM263P4
,
AM263P4-Q1
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
説明
3.1
機能ブロック図
4
デバイスの比較
4.1
デバイス識別情報
4.2
関連製品
5
端子構成および機能
5.1
ピン ダイアグラム
5.1.1
ZCZ_C ピン配置図
5.1.2
ZCZ_S ピン配置図
5.1.3
ZCZ_F ピン配置図
5.2
ピン属性
15
16
5.3
信号の説明
18
5.3.1
ADC
20
21
22
23
24
5.3.1.1
ADC-CMPSS の信号接続
5.3.2
ADC レゾルバ
27
28
29
5.3.3
ADC_CAL
31
5.3.4
ADC VREF
33
5.3.5
CPSW
35
36
37
38
39
40
41
5.3.6
CPTS
43
5.3.7
DAC
45
5.3.8
EPWM
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
5.3.9
EQEP
80
81
82
5.3.10
FSI
84
85
86
87
88
89
90
91
5.3.11
GPIO
93
5.3.12
I2C
95
96
97
98
99
5.3.13
LIN
101
102
103
104
105
5.3.14
MCAN
107
108
109
110
111
112
113
114
5.3.15
SPI (MCSPI)
116
117
118
119
120
121
122
123
5.3.16
MMC
125
5.3.17
OSPI (共有)
127
5.3.18
電源
129
5.3.19
PRU-ICSS
131
132
133
134
135
5.3.20
SDFM
137
138
5.3.21
システム、その他
5.3.21.1
ブート モードの構成
141
5.3.21.2
クロック
143
144
145
5.3.21.3
エミュレーションおよびデバッグ
147
148
5.3.21.4
システム
150
5.3.21.5
VMON
152
5.3.21.6
予約済みおよび未接続
154
155
5.3.22
UART
157
158
159
160
161
162
5.3.23
XBAR
164
165
5.4
ピン接続要件
6
仕様
6.1
絶対最大定格
6.2
静電気放電 (ESD) 拡張車載定格
6.3
静電気放電 (ESD) 産業用評価
6.4
電源投入時間 (POH) の概要
6.4.1
車載用温度プロファイル
6.4.1.1
車載用温度プロファイル
6.4.1.2
車載用温度プロファイル ZCZ-F
6.5
推奨動作条件
6.6
動作性能ポイント
6.6.1
ZCZ_F パッケージ フラッシュ保持仕様
6.7
消費電力の概略
6.7.1
消費電力 - 最大値
6.7.2
消費電力 - 標準値
6.7.3
消費電力 -トラクション インバータ
6.8
電気的特性
6.8.1
デジタルおよびアナログ IO 電気的特性
6.8.2
A/D コンバータの特性
6.8.2.1
A/D コンバータ (ADC)
6.8.2.2
レゾルバ アナログ/デジタル コンバータ (ADC_R)
6.8.2.3
ADC 入力モデル
6.8.3
コンパレータ サブシステム A (CMPSSA)
6.8.4
コンパレータ サブシステム B (CMPSSB)
6.8.5
D/A コンバータ (DAC)
6.8.6
パワー マネージメント ユニット (PMU)
6.8.7
安全コンパレータ
6.8.8
安全システム
6.9
ワンタイム プログラマブル (OTP) eFuse の VPP 仕様
6.9.1
VPP の仕様
6.9.2
ハードウェア要件
6.9.3
プログラミング シーケンス
6.9.4
ハードウェア保証への影響
6.10
熱抵抗特性
6.10.1
パッケージの熱特性
6.11
タイミングおよびスイッチング特性
6.11.1
タイミング パラメータおよび情報
6.11.2
電源シーケンス
6.11.2.1
パワーオンおよびリセットのシーケンシング
6.11.2.1.1
電源リセット シーケンスの説明
6.11.2.2
パワーダウン シーケンス
6.11.3
システムのタイミング
6.11.3.1
システムのタイミング条件
6.11.3.2
リセット タイミング
6.11.3.2.1
PORz のタイミング要件
211
6.11.3.2.2
WARMRSTn のスイッチング特性
213
6.11.3.2.3
WARMRSTn タイミング要件
215
6.11.3.3
安全信号タイミング
6.11.3.3.1
SAFETY_ERRORn スイッチング特性
218
6.11.4
クロック仕様
6.11.4.1
入力クロック / 発振器
6.11.4.1.1
水晶発振器 (XTAL) パラメータ
6.11.4.1.2
外部クロックの特性
6.11.5
ペリフェラル
6.11.5.1
2 ポートのギガビット イーサネット MAC (CPSW)
6.11.5.1.1
CPSW MDIO のタイミング
6.11.5.1.1.1
CPSW MDIO のタイミング条件
6.11.5.1.1.2
CPSW MDIO のタイミング要件
6.11.5.1.1.3
CPSW MDIO のスイッチング特性
229
6.11.5.1.2
CPSW RGMII のタイミング
6.11.5.1.2.1
CPSW RGMII のタイミング条件
6.11.5.1.2.2
CPSW RGMII[x]_RCLK のタイミング要件 - RGMII モード
6.11.5.1.2.3
CPSW RGMII[x]_RD[3:0]、RGMII[x]_RCTL のタイミング要件
234
6.11.5.1.2.4
CPSW RGMII[x]_TCLK のスイッチング特性 - RGMII モード
6.11.5.1.2.5
CPSW RGMII[x]_TD[3:0]、RGMII[x]_TCTL のスイッチング特性 - RGMII モード
237
6.11.5.1.3
CPSW RMII のタイミング
6.11.5.1.3.1
CPSW RMII のタイミング条件
6.11.5.1.3.2
CPSW RMII[x]_REFCLK のタイミング要件 - RMII モード
241
6.11.5.1.3.3
CPSW RMII[x]_RXD[1:0]、RMII[x]_CRS_DV、RMII[x]_RXER のタイミング要件 - RMII モード
243
6.11.5.1.3.4
CPSW RMII[x]_TXD[1:0]、RMII[x]_TXEN のスイッチング特性 - RMII モード
245
6.11.5.2
拡張キャプチャ (eCAP)
6.11.5.2.1
ECAP のタイミング条件
6.11.5.2.2
ECAP のタイミング要件
249
6.11.5.2.3
ECAP スイッチング特性
251
6.11.5.3
拡張パルス幅変調 (ePWM)
6.11.5.3.1
EPWM のタイミング条件
6.11.5.3.2
EPWM のタイミング要件
255
6.11.5.3.3
EPWM スイッチング特性
257
6.11.5.3.4
EPWM の特性
6.11.5.4
拡張直交エンコーダ パルス (eQEP)
6.11.5.4.1
EQEP のタイミング条件
6.11.5.4.2
EQEP のタイミング要件
262
6.11.5.4.3
EQEP スイッチング特性
6.11.5.5
高速シリアル インターフェイス (FSI)
6.11.5.5.1
FSI のタイミング条件
6.11.5.5.2
FSIRX のタイミング要件
267
6.11.5.5.3
FSIRX スイッチング特性
6.11.5.5.4
FSITX スイッチング特性
270
6.11.5.5.5
FSITX SPI 信号モードのスイッチング特性
272
6.11.5.6
汎用入出力 (GPIO)
6.11.5.6.1
GPIO のタイミング条件
6.11.5.6.2
GPIO のタイミング要件
6.11.5.6.3
GPIO スイッチング特性
6.11.5.7
インター インテグレーテッド サーキット (I2C)
6.11.5.7.1
I2C
6.11.5.8
LIN (Local Interconnect Network)
6.11.5.8.1
LIN のタイミング条件
6.11.5.8.2
LIN のタイミング要件
6.11.5.8.3
LIN スイッチング特性
6.11.5.9
モジュラー・コントローラ・エリア・ネットワーク (MCAN)
6.11.5.9.1
MCAN のタイミング条件
6.11.5.9.2
MCAN スイッチング特性
6.11.5.10
シリアル・ペリフェラル・インターフェイス (SPI)
6.11.5.10.1
SPI のタイミング条件
6.11.5.10.2
SPI コントローラ モードのタイミング要件
289
6.11.5.10.3
SPI コントローラ モードのスイッチング特性 (クロック位相 = 0)
291
6.11.5.10.4
SPI ペリフェラル モードのタイミング要件
293
6.11.5.10.5
SPI ペリフェラル モードのスイッチング特性
295
6.11.5.11
マルチメディア カード セキュア デジタル (MMCSD)
6.11.5.11.1
MMC のタイミング条件
6.11.5.11.2
MMC のタイミング要件 - SDカードのデフォルト速度モード
299
6.11.5.11.3
MMC スイッチング特性 - SD カード デフォルト高速モード
301
6.11.5.11.4
MMC のタイミング要件 - SDカードの高速度モード
303
6.11.5.11.5
MMC スイッチング特性 - SDカード高速モード
305
6.11.5.12
オクタル シリアル ペリフェラル インターフェイス (OSPI)
6.11.5.12.1
OSPI のタイミング条件
6.11.5.12.2
OSPI PHY モード
6.11.5.12.2.1
PHY データ トレーニング付き OSPI0
6.11.5.12.2.1.1
PHY データ トレーニング用の OSPI DLL 遅延マッピング
6.11.5.12.2.1.2
OSPI のタイミング要件 - PHY データ トレーニング
312
6.11.5.12.2.1.3
OSPI のスイッチング特性 - PHY データ トレーニング
314
6.11.5.12.2.2
データ トレーニングなし OSPI0
6.11.5.12.2.2.1
OSPI0 PHY SDR のタイミング
6.11.5.12.2.2.1.1
OSPI の DLL 遅延マッピング - PHY SDR タイミング モード
6.11.5.12.2.2.1.2
OSPI のタイミング要件 - PHY SDR モード
319
6.11.5.12.2.2.1.3
OSPI のスイッチング特性 - PHY SDR モード
321
6.11.5.12.2.2.2
OSPI0 PHY DDR のタイミング
6.11.5.12.2.2.2.1
OSPI の DLL 遅延マッピング - PHY DDR タイミング モード
6.11.5.12.2.2.2.2
OSPI のタイミング要件 - PHY DDR モード
325
6.11.5.12.2.2.2.3
OSPI のスイッチング特性 - PHY DDR モード
327
6.11.5.12.3
OSPI タップ モード
6.11.5.12.3.1
OSPI0 タップ SDR のタイミング
6.11.5.12.3.1.1
OSPI のタイミング要件 - タップ SDR モード
331
6.11.5.12.3.1.2
OSPI のスイッチング特性 - タップ SDR モード
333
6.11.5.12.3.2
OSPI0 タップ DDR のタイミング
6.11.5.12.3.2.1
OSPI のタイミング要件 - タップ DDR モード
336
6.11.5.12.3.2.2
OSPI のスイッチング特性 - タップ DDR モード
338
6.11.5.13
プログラマブル リアルタイム ユニットおよび産業用通信サブシステム (PRU-ICSS)
6.11.5.13.1
PRU-ICSS プログラマブル リアルタイム ユニット (PRU)
6.11.5.13.1.1
PRU-ICSS PRU のタイミング条件
6.11.5.13.1.2
PRU-ICSS PRU のスイッチング特性 – 直接出力モード
343
6.11.5.13.1.3
PRU-ICSS PRU のタイミング要件 – パラレル キャプチャ モード
345
6.11.5.13.1.4
PRU-ICSS PRU のタイミング要件 – シフトイン モード
347
6.11.5.13.1.5
PRU-ICSS PRU のスイッチング特性 – シフト アウト モード
349
6.11.5.13.2
PRU-ICSS PRU シグマ デルタおよびペリフェラルインターフェイス
6.11.5.13.2.1
PRU_ICSS PRU シグマ デルタおよびペリフェラル インターフェイスのタイミング条件
6.11.5.13.2.2
PRU_ICSS PRU のタイミング要件 – シグマ デルタ モード
353
6.11.5.13.2.3
PRU-ICSS PRU タイミング要件 – ペリフェラル インターフェイス モード
355
6.11.5.13.2.4
PRU-ICSS PRU スイッチング特性 - ペリフェラル インターフェイス モード
357
6.11.5.13.3
PRU-ICSS パルス幅変調 (PWM)
6.11.5.13.3.1
PRU-ICSS PWM のタイミング条件
6.11.5.13.3.2
PRU-ICSS PWM スイッチング特性
361
6.11.5.13.4
PRU-ICSS 産業用イーサネット ペリフェラル (IEP)
6.11.5.13.4.1
PRU-ICSS IEP のタイミング条件
6.11.5.13.4.2
PRU-ICSS IEP タイミング要件 - SYNCx による入力有効化
365
6.11.5.13.4.3
PRU-ICSS IEP のタイミング要件 - デジタル IO
367
6.11.5.13.4.4
PRU-ICSS IEP タイミング要件- LATCHx_IN
369
6.11.5.13.5
PRU-ICSS UART (ユニバーサル非同期レシーバ / トランスミッタ)
6.11.5.13.5.1
PRU-ICSS UART のタイミング条件
6.11.5.13.5.2
PRU-ICSS UART タイミング要件
6.11.5.13.5.3
PRU-ICSS UART スイッチング特性
374
6.11.5.13.6
PRU-ICSS 拡張キャプチャ ペリフェラル (ECAP)
6.11.5.13.6.1
PRU-ICSS ECAP のタイミング条件
6.11.5.13.6.2
PRU-ICSS ECAP タイミング要件
378
6.11.5.13.6.3
PRU-ICSS ECAP スイッチング特性
380
6.11.5.13.7
PRU-ICSS MDIO および MII
6.11.5.13.7.1
PRU-ICSS MDIO のタイミング
6.11.5.13.7.1.1
PRU-ICSS MDIO のタイミング条件
6.11.5.13.7.1.2
PRU-ICSS MDIO タイミング要件
6.11.5.13.7.1.3
PRU-ICSS MDIO スイッチング特性
386
6.11.5.13.7.2
PRU-ICSS MII のタイミング
6.11.5.13.7.2.1
PRU-ICSS MII のタイミング条件
6.11.5.13.7.2.2
PRU_ICSSG MII のタイミング要件 – MII[x]_RX_CLK
390
6.11.5.13.7.2.3
PRU-ICSS MII のタイミング要件 - MII[x]_RXD[3:0]、MII[x]_RX_DV、MII[x]_RX_ER
392
6.11.5.13.7.2.4
PRU-ICSS MII スイッチング特性 - MII[x]_TX_CLK
394
6.11.5.13.7.2.5
PRU-ICSS MII スイッチング特性 - MII[x]_TXD[3:0] および MII[x]_TXEN
396
6.11.5.14
シグマ デルタ フィルタ モジュール (SDFM)
6.11.5.14.1
SDFM のタイミング条件
6.11.5.14.2
SDFM スイッチング特性
6.11.5.15
UART (ユニバーサル非同期レシーバ / トランスミッタ)
6.11.5.15.1
UART のタイミング条件
6.11.5.15.2
UART のタイミング要件
6.11.5.15.3
UART スイッチング特性
404
6.11.6
エミュレーションおよびデバッグ
6.11.6.1
JTAG
6.11.6.1.1
JTAG のタイミング条件
6.11.6.1.2
JTAG のタイミング要件
6.11.6.1.3
JTAG スイッチング特性
410
6.11.6.2
トレース
6.11.6.2.1
デバッグ トレースのタイミング条件
6.11.6.2.2
デバッグ トレースのスイッチング特性
414
6.12
デカップリング コンデンサの要件
6.12.1
デカップリング コンデンサの要件
7
詳細説明
7.1
概要
7.2
プロセッサ サブシステム
7.2.1
Arm Cortex-R5F サブシステム
8
アプリケーション、実装、およびレイアウト
8.1
デバイスの接続およびレイアウトの基礎
8.1.1
外部発振器
8.1.2
JTAG、EMU、およびトレース
8.1.3
フラッシュ イン パッケージ (ZCZ_F) の OSPI 接続
8.1.4
UART の実装
9
デバイスおよびドキュメントのサポート
9.1
デバイスの命名規則
9.1.1
標準パッケージの記号化
9.1.2
デバイスの命名規則
9.2
ツールとソフトウェア
9.3
ドキュメントのサポート
9.4
サポート リソース
9.5
商標
9.6
静電放電に関する注意事項
9.7
用語集
10
改訂履歴
11
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
ZCZ|324
MPBGA29A
サーマルパッド・メカニカル・データ
発注情報
jajsru7d_oa
表 5-10 レゾルバ PWM 出力信号の説明
信号名 [
1
]
ピンの種類 [
2
]
説明 [
3
]
ZCZ Cピン [
4
]
ZCZ S ピン [
4
]
ZCZ F ピン [
4
]
RES0_PWMOUT0
O
レゾルバ PWM 出力信号 0
D16
、
D17
D16
、
D17
D16
、
D17
RES0_PWMOUT1
O
レゾルバ PWM 出力信号 1
C17
、
D18
C17
、
D18
C17
、
D18