JAJSPJ8C December 2022 – November 2025 TDA4AL-Q1 , TDA4VE-Q1 , TDA4VL-Q1
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
デバイスの I2C (Inter-Integrated Circuit) の機能および追加の説明情報については、「信号の説明」 および 「詳細説明」の対応するセクションを参照してください。
表 6-44、表 6-45、図 6-71、表 6-46、図 6-72 は、推奨動作条件および電気的特性条件に基づくテストを想定しています。
| パラメータ | 最小値 | 最大値 | 単位 | |
|---|---|---|---|---|
| 入力条件 | ||||
| SRI | 入力スルーレート | 0.2276 | 5 | V/ns |
| 出力条件 | ||||
| CL | 出力負荷容量 | 50 | pF | |
| 番号 | パラメータ | 説明 | モード | 最小値 | 最大値 | 単位 |
|---|---|---|---|---|---|---|
| D1 | tLOW_OD | SCL クロックの LOW 期間 | コントローラ | 200 | ns | |
| tDIG_OD_L | tLOW_OD MIN + tFDA_OD MIN | ns | ||||
| D2 | tHIGH | SCL クロックの HIGH 期間 | コントローラ | 41 | ns | |
| tDIG_H | tHIGH + tCF | ns | ||||
| D3 | tfDA_OD | SDA 信号の立ち下がり時間 | コントローラ、ターゲット | tCF | 12 | ns |
| D4 | tSU_OD | オープン ドレイン モード時の SDA データ セットアップ時間 | コントローラ、ターゲット | 3 | ns | |
| D5 | tCAS | スタート (S) 条件からクロックまで | コントローラ、ENTAS0 | 38.4 | 1000 | ns |
| コントローラ、ENTAS1 | 38.4 | 100000 | ns | |||
| コントローラ、ENTAS2 | 38.4 | 2000000 | ns | |||
| コントローラ、ENTAS3 | 38.4 | 50000000 | ns | |||
| D6 | tCBP | クロックからストップ (P) 条件まで | コントローラ | tCAS MIN / 2 | ns | |
| D7 | tMMOVERLAP | ハンドオフ時の現在のコントローラから次のコントローラへのオーバーラップ時間 | コントローラ | tDIG_OD_Lmin | ns | |
| D8 | tAVAL | バスが利用可能な状態 | コントローラ | 1000 | ns | |
| D9 | tIDLE | バスがアイドルの状態 | コントローラ | 1000000 | ns | |
| D10 | tMMLOCK | 新しいコントローラが SDA を LOW に駆動しない時間間隔 | コントローラ | tAVALmin | ns |
図 6-71 I3C オープン ドレインのタイミング| 番号 | パラメータ | 説明 | モード | 最小値 | 最大値 | 単位 |
|---|---|---|---|---|---|---|
| D1 | fSCL | SCLクロック周期 | コントローラ | 80 | 100000 | ns |
| D2 | tLOW | SCL クロックの Low 期間 | コントローラ | 24 | ns | |
| tDIG_L | 32 | ns | ||||
| D3 | tHIGH_MIXED | 混在バスの SCL クロック High 期間 (混在バス トポロジはサポートされていません) | コントローラ | 24 | ns | |
| tDIG_H_MIXED | 32 | 45 | ns | |||
| D4 | tHIGH | SCL クロックの High 期間 | コントローラ | 24 | ns | |
| tDIG_H | 32 | ns | ||||
| D5 | tSCO | クロック インからターゲットのデータ アウトまで | ターゲット | 12 | ns | |
| D6 | tCR | SCL クロック 立ち上がり時間 | コントローラ | 150 × 1 / fSCL | 60 | ns |
| D7 | tCF | SCL クロック 立ち下がり時間 | コントローラ | 150 × 1 / fSCL | 60 | ns |
| D8 | tHD_PP | プッシュプル モードでの SDA 信号データ ホールド | コントローラ | tCR + 3 および tCF + 3 | ns | |
| ターゲット | 0 | ns | ||||
| D9 | tSU_PP | プッシュプル モードでの SDA 信号データ セットアップ | コントローラ、ターゲット | 3 | ns | |
| D10 | tCASr | 繰り返しスタート (Sr) からクロックまで | コントローラ | tCAS MIN | ns | |
| D11 | tCBSr | クロックから繰り返しスタート (Sr) まで | コントローラ | tCAS MIN / 2 | ns |
図 6-72 I3C プッシュプル タイミング (SDR および HDR-DDR モード)