JAJA724B March   2023  – September 2025 MSPM0L1105 , MSPM0L1106 , MSPM0L1303 , MSPM0L1304 , MSPM0L1304-Q1 , MSPM0L1305 , MSPM0L1305-Q1 , MSPM0L1306 , MSPM0L1306-Q1 , MSPM0L1343 , MSPM0L1344 , MSPM0L1345 , MSPM0L1346

 

  1.   1
  2.   概要
  3.   商標
  4. MSPM0L ハードウェア設計のチェックリスト
  5. MSPM0L デバイスの電源
    1. 2.1 デジタル電源
    2. 2.2 アナログ電源
    3. 2.3 電源および電圧リファレンスを内蔵
    4. 2.4 電源に推奨されるデカップリング回路
  6. リセットおよび電源スーパーバイザ
    1. 3.1 デジタル電源
    2. 3.2 電源スーパーバイザ
  7. クロック システム
    1. 4.1 内部発振器
    2. 4.2 外部クロック出力 (CLK_OUT)
    3. 4.3 周波数クロック カウンタ (FCC)
  8. デバッガ
    1. 5.1 デバッグ・ポートのピンとピン配置
    2. 5.2 標準 JTAG コネクタを使用したデバッグ ポート接続
  9. 主要なアナログペリフェラル
    1. 6.1 ADC 設計の検討事項
    2. 6.2 OPA 設計の検討事項
    3. 6.3 DAC 設計の検討事項
    4. 6.4 COMP 設計の検討事項
    5. 6.5 GPAMP 設計の検討事項
    6. 6.6 LCD 設計の検討事項
  10. 主要なデジタル・ペリフェラル
    1. 7.1 タイマ リソースと設計の検討事項
    2. 7.2 UART と LIN のリソースと設計の検討事項
    3. 7.3 I2C と SPI 設計の検討事項
  11. GPIO
    1. 8.1 GPIO 出力のスイッチング速度と負荷容量
    2. 8.2 GPIO 電流シンクおよびソース
    3. 8.3 高速 GPIO
    4. 8.4 オープン ドレイン GPIO により、レベル シフタなしで 5V 通信を実現
    5. 8.5 レベル シフタなしで 1.8V デバイスと通信する
    6. 8.6 未使用ピンの接続
  12. レイアウト・ガイド
    1. 9.1 電源レイアウト
    2. 9.2 グランド レイアウトに関する検討事項
    3. 9.3 トレース、ビア、その他の PCB コンポーネント
    4. 9.4 基板層の選択方法と推奨されるスタックアップ
  13. 10ブートローダー
    1. 10.1 ブートローダの紹介
    2. 10.2 ブートローダー・ハードウェア設計の検討事項
      1. 10.2.1 物理的通信インターフェイス
      2. 10.2.2 ハードウェア起動
  14. 11参考資料
  15. 12改訂履歴

デバッグ・ポートのピンとピン配置

デバッグ・ポートには、 内部プルダウン抵抗とプルアップ抵抗を備えた (表 5-1を参照) SWCLK と SWDIO が含まれています (図 5-2を参照)。MSPM0L MCU ファミリは、使用可能なピン数が異なるさまざまなパッケージで提供されています。詳細については、デバイス固有のデータシートを参照してください。

表 5-1 MSPM0L デバッグ・ポート
デバイス信号 方向 SWD 機能
SWCLK 入力 デバッグ・プローブからのシリアル・ワイヤ・クロック
SWDIO 入力 / 出力 双方向 (共有) シリアル・ワイヤ・データ
 MSPM0L SWD 内部プル図 5-2 MSPM0L SWD 内部プル