JAJA849 April   2025 ISO1228

 

  1.   1
  2.   概要
  3.   商標
  4. 1ISO1228 - 関連デバイス情報
  5. 2パラレルおよびシリアル出力モード
  6. 3動作中の通信モードの切り替え
    1. 3.1 パラレルからシリアルへ
    2. 3.2 シリアルからパラレルへ
  7. 4SPI 機能モード
    1. 4.1 通常モード
      1. 4.1.1 通常モード- IN8-IN1を連続的に読み出します
    2. 4.2 バースト モード
  8. 5シリアル モードでの最大データ スループット
  9. 6出力のデジタル ロー パス フィルタリング
  10. 7まとめ
  11. 8参考資料

ISO1228 - 関連デバイス情報

以下の ISO1228 データ シート の表とピン配置を参考用に提示しています。

 ISO1228 ピン配置図 1-1 ISO1228 ピン配置
表 1-1 ISO1228 ピンの説明
ピン I/O 説明
番号 名称
1 IN1 I/O 磁場入力 、チャネル 1
2 LED1 I/O LED 表示ピン、チャネル 1
3 IN2 I/O 磁場入力 、チャネル 2
4 LED2 I/O LED 表示ピン、チャネル 2
5 IN3 I/O 磁場入力 、チャネル 3
6 LED3 I/O LED 表示ピン、チャネル 3
7 AVSS 磁場側負電源
8 IN4 I/O 磁場入力 、チャネル 4
9 LED4 I/O LED 表示ピン、チャネル 4
10 IN5 I/O 磁場入力 、チャネル 5
11 LED5 I/O LED 表示ピン、チャネル 5
12 IN6 I/O 磁場入力 、チャネル 6
13 LED6 I/O LED 表示ピン、チャネル 6
14 IN7 I/O 磁場入力 、チャネル 7
15 LED7 I/O LED 表示ピン、チャネル 7
16 AVCC 磁場側電源
17 AVSS 磁場側負電源
18 IN8 I/O 磁場入力 、チャネル 8
19 LED8 I/O LED 表示ピン、チャネル 8
20 NC 未接続のままにします
21 GND1 論理接地
22 NC 未接続のままにします
23 F1 I デジタル フィルタ設定
24 F0 I デジタル フィルタ設定
25 GND1 論理接地
26 nFAULT O 開放ドレン出力。4.7kΩ プルアップを VCC1 に接続する
27 OUT_EN I 出力有効化。OUT_EN=0 またはフローティングの場合、OUT1 ~ OUT8 の出力ピンはトライステートになります
28 OUT8/SYNC O バースト モードでデータを同期 (COMM_SEL=VCC1)

データ出力、チャネル 8、パラレル インターフェイス モード (COMM_SEL=0)

29 OUT7/BURST_EN I/O シリアル インターフェイス モードでのバースト モード (COMM_SEL=VCC1)

データ出力、チャネル 7、パラレル インターフェイス モード (COMM_SEL=0)

30 OUT6/nRST I/O シリアル インターフェイス モードでのアクティブロー SPI リセット (COMM_SEL=VCC1)

データ出力、チャネル 6、パラレル インターフェイス モード (COMM_SEL=0)

31 OUT5/nINT O シリアル インターフェイス モードでのアクティブロー SPI 割り込み (COMM_SEL=VCC1)

データ出力、チャネル 5、パラレル インターフェイス モード (COMM_SEL=0)

32 OUT4/nCS I/O シリアル インターフェイス モードの SPI チップ セレクト (COMM_SEL=VCC1)

データ出力、チャネル 4、パラレル インターフェイス モード (COMM_SEL=0)

33 OUT3/SCLK I/O シリアル インターフェイス モードの SPI クロック (COMM_SEL=VCC1)

データ出力、チャネル 3、パラレル インターフェイス モード (COMM_SEL=0)

34 OUT2/SDI I/O シリアルインターフェイスモードでの SPI 入力データ (COMM_SEL=VCC1)

データ出力、チャネル 2、パラレル インターフェイス モード (COMM_SEL=0)

35 OUT1/SDO O シリアル インターフェイス モードでの SPI 出力データ (COMM_SEL=VCC1)

データ出力、チャネル 1、パラレル インターフェイス モード (COMM_SEL=0)

36 GND1 論理接地
37 VCC1 論理電源
38 COMM_SEL I シリアル インターフェイスとパラレル インターフェイスの選択

COMM_SEL=VCC1 の場合、シリアル インターフェイス モード

COMM_SEL=0 またはフローティングの場合、パラレルインターフェイス モード
表 1-2 ISO1228 レジスタ マップ
アドレス 名称 R/W 説明
00h 入力データ R

データ情報:

<7> = IN8

<6> = IN7

.

.

<0> = IN1

01h ワイヤ破損 R

断線情報:

<7> = WB8

<6> = WB7

<5> = WB6

.

.

<0> = WB1

02h フォルト R

設計に含まれる欠陥の詳細を示します:

<7>= WB (任意のチャネルに WB が表示される)

<6> = OT (過熱閾値を超えた)

<5> = 予約済み

<4> = CRC (ダイ間 CRC がエラー中)

<3> = 予約済み

<2> = 磁場側の電力損失

<1> = 予約済み

<0> = UVLO (MCU 側)

03h フィルタ Ch 1 および Ch 2 R/W <7> = フィルタ有効化、Ch 1

<6:4> = フィルタ設定、Ch 1

<3> = フィルタ有効化、Ch 2

<2:0> = フィルタ設定、Ch 2

04h フィルタ Ch 3 および Ch 4 R/W <7> = フィルタ有効化、Ch 3

<6:4> = フィルタ設定、Ch 3

<3> = フィルタ有効化、Ch 4

<2:0> = フィルタ設定、Ch 4

05h フィルタ Ch 5 および Ch 6 R/W <7> = フィルタ有効化、Ch 5

<6:4> = フィルタ設定、Ch 5

<3> = フィルタ有効化、Ch 6

<2:0> = フィルタ設定、Ch 6

06h フィルタ Ch 7 および Ch 8 R/W <7> = フィルタ有効化、Ch 7

<6:4> = フィルタ設定、Ch 7

<3> = フィルタ有効化、Ch 8

<2:0> = フィルタ設定、Ch 8