JAJAAA2A October 2024 – November 2025 MSPM0C1103 , MSPM0C1103-Q1 , MSPM0C1104 , MSPM0C1104-Q1 , MSPM0C1105 , MSPM0C1106 , MSPM0C1106-Q1 , MSPM0G1105 , MSPM0G1106 , MSPM0G1107 , MSPM0G1505 , MSPM0G1506 , MSPM0G1507 , MSPM0G1518 , MSPM0G1519 , MSPM0G3105 , MSPM0G3105-Q1 , MSPM0G3106 , MSPM0G3106-Q1 , MSPM0G3107 , MSPM0G3107-Q1 , MSPM0G3505 , MSPM0G3505-Q1 , MSPM0G3506 , MSPM0G3506-Q1 , MSPM0G3507 , MSPM0G3507-Q1 , MSPM0G3518 , MSPM0G3518-Q1 , MSPM0G3519 , MSPM0G3519-Q1 , MSPM0H3216 , MSPM0H3216-Q1 , MSPM0L1105
図 1-1に、SAR ADC のシステム回路図を示します。SAR ADC は複数のスイッチ (この場合は 12 個) を制御し、VREF に対して容量分圧を行うことで、さまざまなアナログ電圧の出力結果を得ます。アナログ電圧を入力サンプリング信号と比較し、コンパレータの出力によってスイッチのオン/ オフ状態を調整し、最終的に VREF の分圧で得られる模擬電圧を入力電圧にできるだけ近づけます。実際の比較プロセスは、バイナリ方式を使用して VIN の VREF 分周を近似することで行われるため、データ変換に 12 サイクルが必要です。ADC のトリガ、信号のサンプリングとホールド時間を考慮すると、実際の SAR ADC の変換処理には 12 サイクル以上かかります (MSPM0 G シリーズでは 14 サイクルかかります)。
