JAJSUL1C
May 2024 – February 2025
DRV8161
,
DRV8162
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
説明
4
デバイス比較表
5
ピン構成および機能
6
仕様
6.1
絶対最大定格
6.2
ESD 定格
6.3
推奨動作条件
6.4
熱に関する情報 (1pkg)
6.5
電気的特性
6.6
タイミング図
7
詳細説明
7.1
概要
7.2
機能ブロック図
7.3
機能説明
7.3.1
ゲート ドライバ
7.3.1.1
PWM 制御モード
7.3.1.1.1
2 ピン PWM モード
7.3.1.1.2
1 ピン PWM モード
7.3.1.1.3
独立 PWM モード
7.3.1.2
ゲート ドライブ アーキテクチャ
7.3.1.2.1
ティックルチャージポンプ (TCP)
7.3.1.2.2
デッドタイムとクロス導通防止(貫通電流保護)
7.3.2
ピン配置図
7.3.2.1
4 レベル入力ピン(CSAGAIN)
7.3.2.2
デジタル出力 nFAULT(DRV8162、DRV8162L)
7.3.2.3
デジタル入力/出力 nFAULT/nDRVOFF (DRV8161)
7.3.2.4
マルチレベル入力(IDRIVE1 およびIDRIVE2)
7.3.2.5
マルチレベルデジタル入力(VDSLVL)
7.3.2.6
マルチレベルデジタル入力 DT/MODE
7.3.3
ローサイド電流検出アンプ
7.3.3.1
双方向電流検出の動作
7.3.4
ゲート ドライバ シャットダウン シーケンス (nDRVOFF)
7.3.4.1
nDRVOFF 診断
7.3.5
ゲート ドライバ保護回路
7.3.5.1
GVDD 低電圧誤動作防止 (GVDD_UV)
7.3.5.2
MOSFET VDS 過電流保護 (VDS_OCP)
7.3.5.3
サーマル シャットダウン (OTSD)
8
アプリケーションと実装
8.1
アプリケーション情報
8.2
代表的なアプリケーション
8.2.1
DRV8161 の代表的なアプリケーション
8.2.2
DRV8162 と DRV8162L を使用した代表的なアプリケーション
8.2.3
外付け部品
8.3
レイアウト
8.3.1
レイアウトのガイドライン
8.4
電源に関する推奨事項
8.4.1
バルク容量の決定
9
デバイスおよびドキュメントのサポート
9.1
デバイス サポート
9.2
ドキュメントのサポート
9.2.1
関連資料
9.3
ドキュメントの更新通知を受け取る方法
9.4
サポート・リソース
9.5
商標
9.6
静電気放電に関する注意事項
9.7
用語集
9.8
コミュニティ リソース
10
改訂履歴
11
メカニカル、パッケージ、および注文情報
4
デバイス比較表
デバイス
デバイスの種類
パッケージのピン数
電流検出アンプ
ゲートドライブ電源
最小 GVDD 動作
制御モード
DRV8161
DRV8161
20
あり
GVDD
8V
2
ピン、1ピン PWM
、独立 FET
DRV8162
DRV8162
なし
GVDD と GVDD_LS
8V
DRV8162L
5V