JAJSWE3 April   2025 TLV9024-EP , TLV9034-EP

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 説明
  5. ピン構成および機能
    1. 4.1 ピンの機能:TLV9024-EP および TLV9034-EP クワッド
  6. 仕様
    1. 5.1 絶対最大定格
    2. 5.2 ESD 定格
    3. 5.3 推奨動作条件
    4. 5.4 熱に関する情報、TLV90X4-EP
    5. 5.5 電気的特性
    6. 5.6 スイッチング特性
    7. 5.7 代表的特性
  7. 代表的特性
  8. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 機能説明
    4. 7.4 デバイスの機能モード
      1. 7.4.1 出力
        1. 7.4.1.1 TLV9024-EP オープン ドレイン出力
        2. 7.4.1.2 TLV9034-EP プッシュプル出力
      2. 7.4.2 入力
        1. 7.4.2.1 レール ツー レール入力
        2. 7.4.2.2 フォルト トレラント入力
        3. 7.4.2.3 入力保護
      3. 7.4.3 ESD 保護
      4. 7.4.4 未使用入力
      5. 7.4.5 ヒステリシス
  9. アプリケーションと実装
    1. 8.1 アプリケーション情報
      1. 8.1.1 基本的なコンパレータの定義
        1. 8.1.1.1 動作
        2. 8.1.1.2 伝搬遅延
        3. 8.1.1.3 オーバードライブ電圧
      2. 8.1.2 ヒステリシス
        1. 8.1.2.1 ヒステリシス付きの反転コンパレータ
        2. 8.1.2.2 ヒステリシス付きの非反転コンパレータ
        3. 8.1.2.3 オープン ドレイン出力を使用した反転 / 非反転ヒステリシス
    2. 8.2 代表的なアプリケーション
      1. 8.2.1 ウィンドウ コンパレータ
        1. 8.2.1.1 設計要件
        2. 8.2.1.2 詳細な設計手順
        3. 8.2.1.3 アプリケーション曲線
      2. 8.2.2 方形波発振器
        1. 8.2.2.1 設計要件
        2. 8.2.2.2 詳細な設計手順
        3. 8.2.2.3 アプリケーション曲線
      3. 8.2.3 可変パルス幅ジェネレータ
      4. 8.2.4 時間遅延ジェネレータ
      5. 8.2.5 ロジック レベル シフタ
      6. 8.2.6 ワンショット マルチバイブレータ
      7. 8.2.7 双安定マルチバイブレータ
      8. 8.2.8 ゼロ交差検出器
      9. 8.2.9 パルス スライサ
    3. 8.3 電源に関する推奨事項
  10. レイアウト
    1. 9.1 レイアウトのガイドライン
    2. 9.2 レイアウト例
  11. 10デバイスおよびドキュメントのサポート
    1. 10.1 ドキュメントのサポート
      1. 10.1.1 関連資料
    2. 10.2 ドキュメントの更新通知を受け取る方法
    3. 10.3 サポート・リソース
    4. 10.4 商標
    5. 10.5 静電気放電に関する注意事項
    6. 10.6 用語集
  12. 11改訂履歴
  13. 12メカニカル、パッケージ、および注文情報

動作

基本コンパレータは、一方の入力の入力電圧 (VIN) を、もう一方の入力の基準電圧 (VREF) と比較します。以下の コンパレータのタイミング図 の例で、VIN が VREF より低くなると、出力電圧 (VO) はロジック "Low" (VOL) になります。VIN が VREF より高くなると、出力電圧 (VO) は論理 "High" (VOH) になります。出力条件 に、出力の条件のまとめを示します。入力ピンを入れ替えることにより、出力ロジックを反転できます。

表 8-1 出力条件
入力の条件出力
IN+ > IN-"High" (VOH)
IN+ = IN-不定 (チャタリング - 「ヒステリシス」を参照)
IN+ < IN-"Low" (VOL)