JAJSWH9B November   2024  – October 2025 MSPM0G3529-Q1

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 説明
  5. 機能ブロック図
  6. デバイスの比較
  7. ピン構成および機能
    1. 6.1 ピン配置図
    2. 6.2 ピン属性
      1.      10
    3. 6.3 信号の説明
      1.      12
      2.      13
      3.      14
      4.      15
      5.      16
      6.      17
      7.      18
      8.      19
      9.      20
      10.      21
      11.      22
      12.      23
      13.      24
      14.      25
      15.      26
      16.      27
      17.      28
    4. 6.4 未使用ピンの接続
  8. 仕様
    1. 7.1  絶対最大定格
    2. 7.2  ESD 定格
    3. 7.3  推奨動作条件
    4. 7.4  熱に関する情報
    5. 7.5  電源電流特性
      1. 7.5.1 RUN / SLEEP モード
      2. 7.5.2 STOP / STANDBY モード
      3. 7.5.3 SHUTDOWN モード
    6. 7.6  電源シーケンス
      1. 7.6.1 電源ランプ
      2. 7.6.2 POR および BOR
    7. 7.7  フラッシュ メモリの特性
    8. 7.8  タイミング特性
    9. 7.9  クロック仕様
      1. 7.9.1 システム発振器 (SYSOSC)
      2. 7.9.2 低周波数発振器 (LFOSC)
      3. 7.9.3 システム フェーズ ロック ループ (SYSPLL)
      4. 7.9.4 低周波数クリスタル / クロック
      5. 7.9.5 高周波数クリスタル / クロック
    10. 7.10 デジタル IO
      1. 7.10.1 電気的特性
      2. 7.10.2 スイッチング特性
    11. 7.11 アナログ マルチプレクサ VBOOST
    12. 7.12 ADC
      1. 7.12.1 電気的特性
      2. 7.12.2 スイッチング特性
      3. 7.12.3 直線性パラメータ
      4. 7.12.4 代表的な接続図
    13. 7.13 温度センサ
    14. 7.14 VREF
      1. 7.14.1 電圧特性
      2. 7.14.2 電気的特性
    15. 7.15 コンパレータ (COMP)
      1. 7.15.1 コンパレータ電気的特性
    16. 7.16 DAC
      1. 7.16.1 DAC 電源仕様
      2. 7.16.2 DAC 出力仕様
      3. 7.16.3 DAC 動的仕様
      4. 7.16.4 DAC 直線性仕様
      5. 7.16.5 DAC タイミング仕様
    17. 7.17 I2C
      1. 7.17.1 I2C 特性
      2. 7.17.2 I2C フィルタ
      3. 7.17.3 I2C のタイミング図
    18. 7.18 SPI
      1. 7.18.1 SPI
      2. 7.18.2 SPI タイミング図
    19. 7.19 UART
    20. 7.20 TIMx
    21. 7.21 TRNG
      1. 7.21.1 TRNG 電気的特性
      2. 7.21.2 TRNG スイッチング特性
    22. 7.22 エミュレーションおよびデバッグ
      1. 7.22.1 SWD タイミング
  9. 詳細説明
    1. 8.1  機能ブロック図
    2. 8.2  CPU
    3. 8.3  動作モード
      1. 8.3.1 動作モード別の機能 (MSPM0Gx51x)
    4. 8.4  パワー マネージメント ユニット (PMU)
    5. 8.5  クロック モジュール (CKM)
    6. 8.6  DMA
    7. 8.7  イベント
    8. 8.8  メモリ
      1. 8.8.1 メモリ構成
      2. 8.8.2 ペリフェラル ファイル マップ
      3. 8.8.3 ペリフェラルの割り込みベクタ
    9. 8.9  フラッシュ メモリ
    10. 8.10 SRAM
    11. 8.11 GPIO
    12. 8.12 IOMUX
    13. 8.13 ADC
    14. 8.14 温度センサ
    15. 8.15 VREF
    16. 8.16 COMP
    17. 8.17 DAC
    18. 8.18 セキュリティ
    19. 8.19 TRNG
    20. 8.20 AESADV
    21. 8.21 キーストア
    22. 8.22 CRC-P
    23. 8.23 MATHACL
    24. 8.24 UART
    25. 8.25 I2C
    26. 8.26 SPI
    27. 8.27 CAN-FD
    28. 8.28 低周波数サブシステム (LFSS)
    29. 8.29 RTC_B
    30. 8.30 IWDT_B
    31. 8.31 WWDT
    32. 8.32 タイマ (TIMx)
    33. 8.33 デバイスのアナログ接続
    34. 8.34 入力 / 出力の回路図
    35. 8.35 シリアル ワイヤ デバッグ インターフェイス
    36. 8.36 ブート ストラップ ローダ (BSL)
    37. 8.37 デバイス ファクトリ定数
    38. 8.38 識別
  10. アプリケーション、実装、およびレイアウト
    1. 9.1 代表的なアプリケーション
      1. 9.1.1 回路図
  11. 10デバイスおよびドキュメントのサポート
    1. 10.1 入門と次のステップ
    2. 10.2 デバイスの命名規則
    3. 10.3 ツールとソフトウェア
    4. 10.4 ドキュメントのサポート
    5. 10.5 サポート・リソース
    6. 10.6 商標
    7. 10.7 静電気放電に関する注意事項
    8. 10.8 用語集
  12. 11改訂履歴
  13. 12メカニカル、パッケージ、および注文情報

表 6-18 ユニバーサル非同期レシーバ / トランスミッタ (UART) 信号の説明
信号
ピン
の種類
説明RHB ピンZaw ピンYCJ ピンRGZ ピンPT ピンPM ピンPN ピンPZ ピン
UART0_CTSI信号を送信するための UART0 クリア13189A8B3C1C9J1K8B2B3B5E41117293811172938162736455571323443607518284537595
UART0_RTSOUART0 が信号送信準備完了101219A9B1D10D4K7A2B6121630121630283746548142244576192755496
UART0_RXIUART0 受信信号 (RXD)152A3C4C7E9A4F21925192534394857162297221347
UART0_TXOUART0 送信信号 (TXD)114C3C6D3E7A3F11183118333354756115283120333
UART1_CTSI信号を送信するための UART1 クリア1625C8D7F9G1J10J2A5C3C4G51422273914222739172255060182632416170233142517685
UART1_RTSOUART1 が信号送信準備完了1726A10D8G7H2K10A6C2D3F51523284015232840185166119273342622432435277
UART1_RXIUART1 受信信号 (RXD)1013228A7A9B8C9F8H1H8K3A1A2B3B4E5101217213310121721331121444653555912142123314755691719262841577084
UART1_TXOUART1 送信信号 (TXD)122179A6A8D10D9E10G2J7K4B1B2D41116203291116203291020434552545811132022304654681618252740566983
UART3_CTSI信号を送信するための UART3 クリア1627D9E1G4G6G8J10A5G4252743252743243552203941526572254951678092
UART3_RTSOUART3 が信号送信準備完了1728B8E2F4G5J8K10A6F4262844262844254536214042536673265052688193
UART3_RXIUART3 受信信号 (RXD)17293031B2C2D1D8G3H10K10A6C2F3G2G31528454647152845464712630315161937426474787924475279949899
UART3_TXOUART3 送信信号 (TXD)182930C2C8D1G10H3K8B5C3F3G31429454614294546263050647183643637478234653789498
UART4_CTSI信号を送信するための UART4 クリア6A5G10J1C1E4388388164264103660154675
UART4_RTSOUART4 が信号送信準備完了13259A8C9H10J2B2B3G511173911173911745551323376118284776
UART4_RXIUART4 受信信号 (RXD)G9H1K1D53737152163355969457484
UART4_TXOUART4 送信信号 (TXD)F10G2K2G63636142062345868447383
UART5_CTSI信号を送信するための UART5 クリアC3D73335263331
UART5_RTSOUART5 が信号送信準備完了A10B336274324
UART5_RXIUART5 受信信号 (RXD)1D3D6E8F1113312411429
UART5_TXOUART5 送信信号 (TXD)2B9C4F6F2223422523037
UART6_CTSI信号を送信するための UART6 クリアD7E4G1222670318589
UART6_RTSOUART6 が信号送信準備完了A10F1F24242232771328690
UART6_RXIUART6 受信信号 (RXD)E8F5G2202468298387
UART6_TXOUART6 送信信号 (TXD)B9E5H1212569308488
UART7_CTSI信号を送信するための UART7 クリア162025297A6C8D1D4E10H7J1J10J2A5B1C3C5E4F3G5142027313839459142027313839459161726374355058, 9111830414556061, 74162340551557576, 94
UART7_RTSOUART7 が信号送信準備完了19308A7B3C2D8F2F3F8K7A1B4B6C2E3G31015213041424610152130414246192330364451598121931444677178172444154828698
UART7_RXIUART7 受信信号 (RXD)182628D8E2H2J8K1K8B5C2D5F4F51526293740441526293740441518254517194043596273245053747793
UART7_TXOUART7 送信信号 (TXD)172527C8E1G8J2K10K2A6C3G4G5G61425283639431425283639431417243506183942586172234952737692