KOKT147 April   2025 LM5066I

 

  1.   1
  2. 머리말
  3. 3
  4. 48V AI 서버를 위한 핫 스왑 회로 설계의 어려움
  5. 과제 1: 출력 단락 동안의 턴오프 지연
  6. 과제 2: 부하 과도 현상 중 의도치 않은 게이트 턴오프
  7. 과제 3: 제어된 (느린) 턴온 시 병렬 공진
  8. 제안된 회로 개선 사항
  9. 턴오프 대응 개선
  10. 동적 부하 시 의도치 않은 턴오프 문제 해결
  11. 10기생 진동 감쇠
  12. 11설계 가이드라인 및 부품 선택
  13. 12Cdv/dt 방전 회로
  14. 13결론
  15. 14참고 자료
  16. 15관련 웹사이트

결론

새롭게 부상하는 48V AI 서버는 기존 서버보다 피크 및 정상 상태에서 훨씬 더 많은 전력을 요구합니다. 높은 전력 소비와 함께 빠르고 과도적인 동적 특성으로 인해 핫 스왑 컨트롤러와 병렬 MOSFET을 사용한 프론트 엔드 보호 설계에 어려움이 발생합니다. 이러한 과제에는 실제 고장 상황에서 병렬 MOSFET의 빠른 턴오프와 더불어, 연산 부하로 인한 고주파 과도 현상에서의 의도치 않은 턴오프 방지가 포함됩니다. 이 문서에서 제안된 솔루션을 통해 기존 핫 스왑 컨트롤러의 한계를 없애고 48V AI 서버를 위한 안정적인 입력 보호 솔루션을 설계할 수 있습니다.