PMP22165

Power for Xilinx Versal adaptive compute acceleration platform (ACAP) reference design

概要

このリファレンス・デザインは、Xilinx Versal ACAP (adaptive compute acceleration platform) の要件に対応するほか、複数のシステム・レールをサポートする単一の PMIC (パワー・マネージメント IC) や、大電流のプロセッサ負荷をサポートするマルチフェーズのコントローラと電力段も搭載しています。  複数の重要な出力は、動的負荷対応機能をオンボード搭載しているので、Xilinx の要求の厳しい電力要件に関するテストを実施できます。PMP22165 と TPS53681 EVM の組み合わせはテスト済みソリューションであり、コスト最適化済みの複数の部品を使用して適切な性能を達成しているので、Versal の非常に一般的な使用事例の 1 と 3 に対応するプロセッサ要件を満たしています。 

特長
  • 10 レールのユーザー・プログラマブル TPS650861 PMIC は、システム・レベルの電力と、設計で使用するシーケンス全体の両方を管理
  • Versal の非常に一般的な使用事例 1 と 3 に対応する、システム全体を対象とする電源ソリューション
  • 公称出力電圧の供給時に 92% のピーク効率を達成できるように最適化済みの電力段の組み合わせ
  • 複数の重要な出力は、動的負荷対応機能をオンボード搭載
出力電圧オプション PMP22165.1 PMP22165.2 PMP22165.3 PMP22165.4 PMP22165.5 PMP22165.6 PMP22165.7 PMP22165.8 PMP22165.9
Vin (Min) (V) 7 7 1.5 7 3.2 3.3 3.2 3.2 7
Vin (Max) (V) 14 14 1.5 14 3.4 3.3 3.4 3.4 14
Vout (Nom) (V) 3.3 1.5 1.5 1.2 .88 3.3 2.5 1.1 .8
Iout (Max) (A) 4 4 .2 4.8 3.1 .5 .5 .5 165
Output Power (W) 13.2 6 .3 5.76 2.728 1.65 1.25 .55 132
Isolated/Non-Isolated Non-Isolated Non-Isolated Non-Isolated Non-Isolated Non-Isolated Non-Isolated Non-Isolated Non-Isolated Non-Isolated
Input Type DC DC DC DC DC DC DC DC DC
Topology Buck- Synchronous Buck- Synchronous Other Buck- Synchronous Buck- Synchronous Other Buck- Synchronous Buck- Synchronous Buck- Multiphase

組み立てられたボードは、テストと性能検証のみの目的で開発されたものであり、販売していません。

設計ファイルと製品

設計ファイル

すぐに使用できるシステム・ファイルをダウンロードすると、設計プロセスを迅速化できます。

TIDT182.PDF (4683 K)

効率グラフや試験の前提条件などを含める、このリファレンス・デザインに関する試験結果

TIDM600.PDF (624 K)

設計レイアウトとコンポーネントを示した詳細な回路図

TIDM601.PDF (334 K)

設計に使用したコンポーネント、参照指定子、メーカー名や型番などを記入した詳細なリスト

TIDCFV1.ZIP (921 K)

このリファレンス・デザインが必要とする重要なコンポーネントの値を計算するためのツール

TIDM602.PDF (384 K)

コンポーネントの配置を明示する詳細な設計レイアウト

TIDM604.ZIP (1526 K)

IC コンポーネントの 3D モデルまたは 2D 図面に使用するファイル

TIDCFV0.ZIP (1789 K)

PCB 設計の基板層に関する情報を記載した設計ファイル

TIDM603.PDF (2257 K)

PCB 設計レイアウトを生成するための PCB 基板層のプロット・ファイル

製品

設計や代替製品候補に TI 製品を含めます。

マルチチャネル IC (PMIC)

TPS650861ユーザー・プログラマブルな 3 個のコンバータ、3 個のコントローラ、4 個の LDO、3 個のロード・スイッチで構成されたパワー・マネージメント IC (PMIC)

データシート document-pdfAcrobat PDF open-in-new HTML
パワーステージ

CSD95490Q5MCDualCool パッケージ封止、75A、同期整流降圧 NexFET™ スマート・パワー・ステージ

データシート document-pdfAcrobat PDF open-in-new HTML
パワー・ブロック

CSD87381P3mm x 2.5mm の LGA 封止、15A、30V、N チャネル、同期整流降圧 NexFET™ パワー MOSFET

データシート document-pdfAcrobat PDF open-in-new HTML
降圧 コントローラ (外部スイッチ)

TPS53681PMBus と NVM 搭載、6+2/5+3 構成のデュアル・チャネル D-CAP+™ 降圧マルチフェーズ・コントローラ

データシート document-pdfAcrobat PDF open-in-new HTML
降圧コンバータ (スイッチ内蔵)

TPS621732x3 QFN パッケージ封止、2 ~ 17V、0.5A、降圧コンバータ

データシート document-pdfAcrobat PDF open-in-new HTML

技術資料

star
= TI が選択した主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
すべて表示 1
種類 タイトル 英語版のダウンロード 日付
* 試験報告書 Power for Xilinx Versal Adaptive Compute Acceleration Platform Reference Design 2020年 5月 14日

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

すべてのフォーラムトピックを英語で表示

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

ビデオ