CSD87381P
- Half-Bridge Power Block
- 90% System Efficiency at 10 A
- Up to 15 A Operation
- High Density – 3 × 2.5 mm LGA Footprint
- Double Side Cooling Capability
- Ultra-Low Profile – 0.48 mm Max
- Optimized for 5 V Gate Drive
- Low Switching Losses
- Low Inductance Package
- RoHS Compliant
- Halogen Free
- Pb Free
The CSD87381P NexFET™ power block II is a highly optimized design for synchronous buck applications offering high current and high efficiency capability in a small 3 mm × 2.5 mm outline. Optimized for 5 V gate drive applications, this product offers an efficient and flexible solution capable of providing a high density power supply when paired with any 5 V gate driver from an external controller/driver.
技術資料
種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | CSD87381P Synchronous Buck NexFET Power Block II データシート (Rev. F) | PDF | HTML | 2015年 2月 24日 | ||
アプリケーション・ノート | MOSFET Support and Training Tools (Rev. D) | PDF | HTML | 2024年 4月 9日 | |||
アプリケーション・ノート | Semiconductor and IC Package Thermal Metrics (Rev. D) | PDF | HTML | 2024年 3月 25日 | |||
アプリケーション概要 | Tips for Successfully Paralleling Power MOSFETs | PDF | HTML | 2022年 5月 31日 | |||
ホワイト・ペーパー | Power management integrated buck controllers for distant point-of-load apps | 2015年 8月 14日 | ||||
ユーザー・ガイド | CSD87381PEVM-603 User's Guide (Rev. A) | 2014年 2月 6日 | ||||
設計ガイド | Design Summary Power Block II | 2013年 4月 15日 | ||||
Analog Design Journal | Controlling switch-node ringing in synchronous buck converters | 2012年 4月 26日 | ||||
アプリケーション・ノート | Ringing Reduction Techniques for NexFET High Performance MOSFETs | 2011年 11月 16日 |
設計と開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
SYNC-BOOST-FET-LOSS-CALC — Power Loss Calculation Tool for Synchronous Boost Converter
MOSFET power loss calculator for synchronous boost converter applications.
サポート対象の製品とハードウェア
製品
MOSFET
SYNC-BUCK-FET-LOSS-CALC — Power Loss Calculation Tool for Synchronous Buck Converter
サポート対象の製品とハードウェア
製品
MOSFET
PMP8962 — 12V 入力コンパクト・デュアル 5V/5.5A ポイント・オブ・ロード、NexFET パワー・ブロック II 使用、リファレンス・デザイン
PMP9559 — 12V 入力コンパクト・デュアル 5V/5.5A ポイント・オブ・ロード、PMBus 付、NexFET パワー・ブロック II、リファレンス・デザイン
PMP22165 — Power for Xilinx Versal adaptive compute acceleration platform (ACAP) reference design
TIDA-01393 — TIDA-01393
The various versions of the TPS65086x PMIC allow this design to power devices from the basic ZU2CG device with a dual-core Arm® (...)
PMP21440 — 比較:GaN 0.8V/8W vs. シリコン電源のリファレンス・デザイン
PMP20084 — 0.9V/10A PMBus POL 電源のリファレンス・デザイン
PMP9128 — オートモーティブ・インフォテインメント用小型フォーム・ファクタ Nvidia Tegra T40/50 プロセッサ・パワー・デザイン
パッケージ | ピン数 | ダウンロード |
---|---|---|
PTAB (MPC) | 5 | オプションの表示 |
購入と品質
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 材質成分
- 認定試験結果
- 継続的な信頼性モニタ試験結果
- ファブの拠点
- 組み立てを実施した拠点
推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。