TPS650861

アクティブ

ユーザー・プログラマブルな 3 個のコンバータ、3 個のコントローラ、4 個の LDO、3 個のロード・スイッチで構成されたパワー・マネージメント IC (PMIC)

製品詳細

Regulated outputs (#) 13 Vin (Min) (V) 5.6 Vin (Max) (V) 21 Iout (Max) (A) 25 Rating Catalog LDO 4 Iq (Typ) (mA) 0.3 Features Comm Control, Dynamic Voltage Scaling, Enable, Enable Pin, I2C Control, Over Current Protection, Power Good, Power Sequencing, Synchronous Rectification, Thermal Shutdown, UVLO Fixed Processor name Generic Processor supplier Generic Shutdown current (ISD) (Typ) (uA) 65 Switching frequency (Typ) (kHz) 2500 Configurability Software configurable, User programmable
Regulated outputs (#) 13 Vin (Min) (V) 5.6 Vin (Max) (V) 21 Iout (Max) (A) 25 Rating Catalog LDO 4 Iq (Typ) (mA) 0.3 Features Comm Control, Dynamic Voltage Scaling, Enable, Enable Pin, I2C Control, Over Current Protection, Power Good, Power Sequencing, Synchronous Rectification, Thermal Shutdown, UVLO Fixed Processor name Generic Processor supplier Generic Shutdown current (ISD) (Typ) (uA) 65 Switching frequency (Typ) (kHz) 2500 Configurability Software configurable, User programmable
VQFN (RSK) 64 64 mm² 8 x 8
  • デフォルトの電圧およびシーケンス設定用ワンタイム・プログラマブル・メモリ・バンク×2
  • 5.6V~21Vの広いVIN範囲
  • D-CAP2™トポロジを採用した3つの可変出力電圧同期整流降圧型コントローラ
    • 外付けのFETを使用して出力電流をスケーリング可能、電流制限を選択可能
    • I2Cにより、0.41V~1.67Vの範囲で10mV刻み、
      または1V~3.575Vの範囲で25mV刻みのDVS制御、あるいは固定5V出力が可能
  • DCS-Controlトポロジを採用した3つの可変出力電圧同期整流降圧型コンバータ
    • VIN範囲は3V~5.5V
    • 最大3Aの出力電流
    • I2Cにより、0.425V~3.575Vの範囲で25mV刻みのDVS制御が可能
  • 出力電圧可変の3つのLDOレギュレータ
    • LDOA1: I2Cにより電圧を1.35V~3.3Vの範囲で選択可能、最大出力電流200mA
    • LDOA2およびLDOA3: I2Cにより電圧を0.7V~1.5Vの範囲で選択可能、それぞれ最大出力電流600mA
  • DDRメモリ終端用のVTT LDO
  • スルー・レート制御付きの3つの負荷スイッチ
    • 最大300mAの出力電流、電圧降下は公称入力電圧の1.5%未満
    • 入力電圧1.8VにおいてRDSON < 96mΩ
  • 5V固定出力電圧のLDO (LDO5)
    • SMPSのゲート・ドライバおよびLDOA1用の電源
    • 外部5V降圧への自動切り替えにより高効率を実現
  • OTPプログラミングにより柔軟な構成が可能
    • 6つのGPIピンを、選択した任意のレールのイネーブル(CTL1~CTL6)またはスリープ・モード移行(CTL3およびCTL6)に構成可能
    • 4つのGPOピンを、選択した任意のレールのパワー・グッドに構成可能
    • オープン・ドレインの割り込み出力ピン
  • I2CインターフェイスによりStandard Mode (100kHz)、Fast Mode (400kHz)、Fast Mode Plus (1MHz)をサポート
  • デフォルトの電圧およびシーケンス設定用ワンタイム・プログラマブル・メモリ・バンク×2
  • 5.6V~21Vの広いVIN範囲
  • D-CAP2™トポロジを採用した3つの可変出力電圧同期整流降圧型コントローラ
    • 外付けのFETを使用して出力電流をスケーリング可能、電流制限を選択可能
    • I2Cにより、0.41V~1.67Vの範囲で10mV刻み、
      または1V~3.575Vの範囲で25mV刻みのDVS制御、あるいは固定5V出力が可能
  • DCS-Controlトポロジを採用した3つの可変出力電圧同期整流降圧型コンバータ
    • VIN範囲は3V~5.5V
    • 最大3Aの出力電流
    • I2Cにより、0.425V~3.575Vの範囲で25mV刻みのDVS制御が可能
  • 出力電圧可変の3つのLDOレギュレータ
    • LDOA1: I2Cにより電圧を1.35V~3.3Vの範囲で選択可能、最大出力電流200mA
    • LDOA2およびLDOA3: I2Cにより電圧を0.7V~1.5Vの範囲で選択可能、それぞれ最大出力電流600mA
  • DDRメモリ終端用のVTT LDO
  • スルー・レート制御付きの3つの負荷スイッチ
    • 最大300mAの出力電流、電圧降下は公称入力電圧の1.5%未満
    • 入力電圧1.8VにおいてRDSON < 96mΩ
  • 5V固定出力電圧のLDO (LDO5)
    • SMPSのゲート・ドライバおよびLDOA1用の電源
    • 外部5V降圧への自動切り替えにより高効率を実現
  • OTPプログラミングにより柔軟な構成が可能
    • 6つのGPIピンを、選択した任意のレールのイネーブル(CTL1~CTL6)またはスリープ・モード移行(CTL3およびCTL6)に構成可能
    • 4つのGPOピンを、選択した任意のレールのパワー・グッドに構成可能
    • オープン・ドレインの割り込み出力ピン
  • I2CインターフェイスによりStandard Mode (100kHz)、Fast Mode (400kHz)、Fast Mode Plus (1MHz)をサポート

TPS650861ファミリは、設定により最適な出力電圧およびシーケンスを実現できる、シングルチップの電源管理IC (PMIC)です。3つのコントローラを搭載しているため、高電力設計で大型の外付けFETにより最大30Aに対応する柔軟な電源を実現する一方、サイズおよびコストを削減して設計を小型化することも可能です。3つの3Aコンバータ、3つの汎用LDO、DDR終端LDO、3つの負荷スイッチを搭載したTPS650861は、幅広い用途に対応するシステム電源を提供します。 D-CAP2™およびDCS-Control高周波電圧レギュレータは、小型の受動素子を使用するため、ソリューションを小型化できます。D-CAP2およびDCS-Controlトポロジは過渡応答性能が非常に優れており、高速な負荷切り替えが発生するプロセッサ・コアおよびシステム・メモリのレールに最適です。2つのワンタイム・プログラマブル(OTP)メモリ・バンクも搭載しています。大量購入の場合は、TI販売代理店までお問い合わせの上、TI工場でのカスタムOTPプログラミングの可否をご確認ください。サードパーティの販売店でもTPS650861のプログラミングに対応していることがあります。

TPS650861ファミリは、設定により最適な出力電圧およびシーケンスを実現できる、シングルチップの電源管理IC (PMIC)です。3つのコントローラを搭載しているため、高電力設計で大型の外付けFETにより最大30Aに対応する柔軟な電源を実現する一方、サイズおよびコストを削減して設計を小型化することも可能です。3つの3Aコンバータ、3つの汎用LDO、DDR終端LDO、3つの負荷スイッチを搭載したTPS650861は、幅広い用途に対応するシステム電源を提供します。 D-CAP2™およびDCS-Control高周波電圧レギュレータは、小型の受動素子を使用するため、ソリューションを小型化できます。D-CAP2およびDCS-Controlトポロジは過渡応答性能が非常に優れており、高速な負荷切り替えが発生するプロセッサ・コアおよびシステム・メモリのレールに最適です。2つのワンタイム・プログラマブル(OTP)メモリ・バンクも搭載しています。大量購入の場合は、TI販売代理店までお問い合わせの上、TI工場でのカスタムOTPプログラミングの可否をご確認ください。サードパーティの販売店でもTPS650861のプログラミングに対応していることがあります。

ダウンロード

技術資料

star = TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
11 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート TPS650861 設定可能なマルチレールPMU、マルチコア・プロセッサ/FPGA/システム用 データシート PDF | HTML 英語版をダウンロード PDF | HTML 2018年 7月 26日
アプリケーション・ノート Using TPS65086x PMIC to Power Xilinx Zynq UltraScale+ MPSoCs PDF | HTML 2021年 10月 28日
アプリケーション・ノート TPS65086100 OTP Generator (Rev. D) 2019年 4月 8日
ユーザー・ガイド TPS65086100 User's Guide for NXP LS1043 (Rev. B) 2019年 2月 12日
ユーザー・ガイド BOOSTXL-TPS650861 EVM User’s Guide 2018年 8月 15日
技術記事 How PMICs can help streamline FPGA power design challenges 2018年 6月 23日
ユーザー・ガイド TPS65086 OTP Programming Guide 2017年 8月 15日
アプリケーション・ノート TPS65086x Schematic and Layout Checklist (Rev. A) 2015年 12月 2日
ユーザー・ガイド Etna TPS650860 Design Guide 2015年 11月 19日
EVM ユーザー ガイド (英語) TPS65086x EVM User's Guide 2015年 11月 19日
ホワイト・ペーパー Power management integrated buck controllers for distant point-of-load apps 2015年 8月 14日

設計および開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

評価ボード

BOOSTXL-TPS650861 — TPS650861 カスタマー・プログラミング BoosterPack

TPS650861 カスタマー・プログラミング・ブースタパックを採用すると、MSP430F5529 Launchpad を使用して、お客様が TPS65086100 パワー・マネージメント IC の不揮発性メモリにプログラミングする (書き込む) ことができます。BOOSTXL-TPS650861 は、プログラミング対象のユニットを取り付けるための 1 個のソケットを搭載しています。その後、このユニットを TPS650860EVM-116 またはお客様の基板に半田付けすることができます。また、お客様の基板上にある部品へのプログラミング (書き込み) を実行できるように、1 (...)

TI.com で取り扱いなし
評価ボード

TPS650860EVM-116 — TPS650860 評価モジュール

Evaluation Module (EVM) for the TPS65086x family. The EVM provides a platform for engineers to evaluate, test, and explore the TPS650860 in a real world application use. All of the sequencing and functionality required for the processor and system is demonstrated on this board. This EVM also (...)

TI.com で取り扱いなし
ドライバまたはライブラリ

TPS65086SW-LINUX — TPS65086 向け Linux ドライバ

The Linux driver supports the TPS65086 Power Management IC. The Linux driver supports communication through the I2C bus and interfaces with the Regulator sub-system.

 

Linux Mainline Status

Available in Linux Main line: Yes
Available through git.ti.com: N/A

Supported Devices:

  • tps65086

 

Linux Source Files

(...)

ファームウェア

PMIC USB2ANY Launchpad Firmware

SWCC021.ZIP (4322 KB)
lock = エクスポートの承認が必要 (1 分)
評価基板 (EVM) 向けの GUI

IPG-UI — IPG-UI EVM GUI

The IPG-UI GUI can be used to configure multiple PMIC devices to evaluate the features and performance of those devices.  This GUI is build using web based technologies and supports interacting with the EVM hardware using a USB2ANY adapter board. The USB2ANY Explorer is provided to allow (...)
評価基板 (EVM) 向けの GUI

IPG-UI EVM GUI (Windows Installer) (Rev. H)

SLVC620H.ZIP (61428 KB)
評価基板 (EVM) 向けの GUI

USB2ANY Explorer Installer v2.7.0.0

SLVC622.ZIP (5928 KB)
lock = エクスポートの承認が必要 (1 分)
評価基板 (EVM) 向けの GUI

IPG-UI EVM GUI (Linux Installer) (Rev. G)

SLVC630G.ZIP (63230 KB)
評価基板 (EVM) 向けの GUI

IPG-UI EVM GUI (OSX Installer) (Rev. G)

SLVC631G.ZIP (57791 KB)
評価基板 (EVM) 向けの GUI

BOOSTXL-TPS650861 IPG-UI Device Support File (Rev. A)

SWCC019A.ZIP (21825 KB)
シミュレーション・モデル

TPS650860 RSK IBIS Model TPS650860 RSK IBIS Model

シミュレーション・モデル

Flotherm Model for TPS65086x products Flotherm Model for TPS65086x products

計算ツール

TPS65086100 OTP Generator for LS1043A (Rev. C) TPS65086100 OTP Generator for LS1043A (Rev. C)

計算ツール

TPS65086100 OTP Generator (TPS650860 settings) TPS65086100 OTP Generator (TPS650860 settings)

計算ツール

TPS65086100 OTP Generator for Artix 7 (TPS65086470 settings) TPS65086100 OTP Generator for Artix 7 (TPS65086470 settings)

計算ツール

TPS65086100 OTP Generator for Xilinx Zynq Ultrascale+ (TPS6508641 settings) (Rev. A) TPS65086100 OTP Generator for Xilinx Zynq Ultrascale+ (TPS6508641 settings) (Rev. A)

計算ツール

TPS65086100 OTP Generator for Xilinx Zynq Ultrascale+ (TPS65086401 settings) (Rev. A) TPS65086100 OTP Generator for Xilinx Zynq Ultrascale+ (TPS65086401 settings) (Rev. A)

計算ツール

TPS65086100 OTP Generator for Xilinx Zynq Ultrascale+ (TPS6508640 settings) (Rev. A) TPS65086100 OTP Generator for Xilinx Zynq Ultrascale+ (TPS6508640 settings) (Rev. A)

計算ツール

TPS650861 Programming PMP22165 TPS650861 Programming PMP22165

ガーバー・ファイル

TPS65086x Hardware Files TPS65086x Hardware Files

リファレンス・デザイン

PMP22165 — Power for Xilinx Versal adaptive compute acceleration platform (ACAP) reference design

このリファレンス・デザインは、Xilinx Versal ACAP (adaptive compute acceleration platform) の要件に対応するほか、複数のシステム・レールをサポートする単一の PMIC (パワー・マネージメント IC) や、大電流のプロセッサ負荷をサポートするマルチフェーズのコントローラと電力段も搭載しています。  複数の重要な出力は、動的負荷対応機能をオンボード搭載しているので、Xilinx の要求の厳しい電力要件に関するテストを実施できます。PMP22165 と TPS53681 EVM (...)
リファレンス・デザイン

TIDA-01393 — TIDA-01393

This reference design is a configurable power solution designed to handle the entire Xilinx® Zynq® UltraScale+ (ZU+) family of MPSoC devices across various use cases.

The various versions of the TPS65086x PMIC allow this design to power devices from the basic ZU2CG device with a dual-core Arm® (...)

パッケージ ピン数 ダウンロード
VQFN (RSK) 64 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL rating / リフローピーク温度
  • MTBF/FIT 推定値
  • 原材料組成
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス・デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ