TIDEP0036

使用 TMS320C6657 實作高效率 OPUS 轉碼器解決方案的參考設計

TIDEP0036

設計檔案

概覽

TIDEP0036 參考設計提供可在 TMS320C6657 裝置上輕鬆執行的 TI 最佳化 Opus 編碼器/解碼器範例。由於 Opus 支援多種位元率、訊框大小及取樣率(這些全都具有低延遲),因此適用於語音通訊、網路音訊,甚至高性能音訊處理應用。   此設計還特別強調在 DSP 上實作 Opus 編解碼器,相較於通用處理器(例如 ARM)所達成的效能提升。  根據在通用處理器上執行的代碼最佳化程度,在 C66x TI DSP 核心上實作 Opus 編解碼器的性能是實作 ARM CORTEX A-15 的 3 倍。TMS320C66x DSP 同時支援音訊和視訊編解碼器。

特點
  • 此參考設計經過測試,包含硬體參考 (EVM)、軟體(Opus 編解碼器封裝)及使用者指南。
  • TMDSEVM6657 Lite EVM 採用基於 TI C66x Keystone 多核心架構的 TMS320C6657 高性能 DSP,實現高性能、具成本效益的獨立開發平台。此設計包括電路圖、設計檔案及物料清單。
  • TI C66x DSP 核心上的 TI 最佳化 Opus 編解碼器。Opus 編解碼器套件包括編解碼器、測試應用程式和使用者指南,以及文件。
  • 使用者指南,包括如何開始使用,以及相較於 ARM® Cortex®-A15 的性能基準。
下載 觀看有字幕稿的影片 影片

設計檔案與產品

設計檔案

下載立即可用的系統檔案以加速您的設計流程。

TIDUA45.PDF (993 KB)

參考設計概觀與已驗證的性能測試資料

TIDRFB3.PDF (191 KB)

設計元件、參考指示項與製造商/零件編號的完整清單

TIDRFB5.ZIP (1729 KB)

IC 元件的 3D 模型或 2D 圖所使用的檔案

TIDCAH0.ZIP (9013 KB)

包含 PCB 設計中實體電路板層相關資訊的設計檔案

TIDRFB4.ZIP (4764 KB)

產生 PCB 設計佈線圖所使用的 PCB 層圖表檔案

TIDRFB2.PDF (1718 KB)

設計佈線圖與元件的詳細電路圖

產品

設計與潛在替代方案中包括 TI 產品。

DC/DC 轉換器

TPS54231具 Eco-mode™ 的 3.5 至 28V 輸入 2A、570kHz 降壓轉換器

產品規格表: PDF | HTML
線性與低壓差 (LDO) 穩壓器

TPS737具有反向電流保護與啟用功能的 1A 超低壓差電壓穩壓器

產品規格表: PDF | HTML
通訊協定與匯流排開關與多工器

TS3L3013.3-V、2:1 (SPDT)、8 通道 gigachannel LAN 交換器

產品規格表: PDF
RS-232 收發器

MAX3221E具 +/-15-kV IEC-ESD 保護的 3V 至 5.5-V 單通道 250kbps RS-232 線路驅動器/接收器

產品規格表: PDF | HTML
DC/DC 轉換器

TPS546204.5-V 至 17-V、6-A 同步 SWIFT™ 降壓轉換器

產品規格表: PDF | HTML
多通道 IC (PMIC)

TPS51200具 VTTREF 緩衝參考且適用 DDR2、DDR3、DDR3L 和 DDR4 的 3A 汲極/源極 DDR 終端穩壓器

產品規格表: PDF | HTML
AND 閘

SN74LVC1G081 通道、2 輸入、1.65V 至 5.5V 32mA 驅動強度 AND 閘

產品規格表: PDF | HTML
非反相緩衝器和驅動器

SN74LVC1G07具有開漏輸出的單一 1.65-V 至 5.5-V 緩衝器

產品規格表: PDF | HTML
電壓轉換器

SN74AVC4T245具有可配置電壓電平移位變化的四位元雙電源匯流排收發器

產品規格表: PDF | HTML
OR 閘

SN74LVC1G321 通道、2 輸入、1.65-V 至 5.5-V 32-mA 驅動強度 OR 閘

產品規格表: PDF | HTML
DC/DC 控制器

UCD9222具 4/6/8 位元並聯 VID 的雙相數位 PWM 降壓控制器

產品規格表: PDF
NAND 閘

SN74AHC004 通道、2 輸入、2-V 至 5.5-V NAND 閘

產品規格表: PDF | HTML
DC/DC 控制器

UCD7242數位雙同步降壓功率驅動器

產品規格表: PDF
Low-power MCUs

MSP430F5435具 192KB 快閃記憶體、16KB SRAM、12 位元 ADC、DMA、UART/SPI/I2C、定時器、HW 倍頻器的 18 MHz MCU

產品規格表: PDF | HTML
非反相緩衝器和驅動器

SN74ALVC125具有 3 態輸出的 4 通道 1.65-V 至 3.6-V 緩衝器

產品規格表: PDF
OR 閘

SN74AUC1G321 通道、2 輸入、0.8V 至 2.7V 超高速 (2.4 ns) OR 閘

產品規格表: PDF | HTML
音訊與雷達 DSP SoC

TMS320C6657高效能雙核心 C66x 定點和浮點 DSP - 最高 1.25GHz,2 UART

產品規格表: PDF | HTML
音訊與雷達 DSP SoC

TMS320C6655高效能單核心 C66x 定點和浮點 DSP - 最高 1.25GHz

產品規格表: PDF | HTML
I2C 與 I3C 位準移位器、緩衝器與集線器

PCA93062 位元雙向 400-kHz I2C/SMBus 電壓電平轉換器

產品規格表: PDF | HTML
音訊與雷達 DSP SoC

TMS320C6654高效能單核心 C66x 定點和浮點 DSP - 最高 850MHz

產品規格表: PDF | HTML
重設與看門狗 IC

TPS3808具有可編程延遲和手動復位功能的低靜態電流監控器

產品規格表: PDF | HTML
時鐘產生器

CDCE62005具整合式雙 VCO 的 5/10 輸出時脈產生器/抖動消除器

產品規格表: PDF | HTML

開始開發

硬體開發

開發板

TMDSEVM6657LS — TMS320C6657 Lite 評估模組

TIDEP0036 參考設計提供可在 TMS320C6657 裝置上輕鬆執行的 TI 最佳化 Opus 編碼器/解碼器範例。由於 Opus 支援多種位元率、訊框大小及取樣率(這些全都具有低延遲),因此適用於語音通訊、網路音訊,甚至高性能音訊處理應用。   此設計還特別強調在 DSP 上實作 Opus 編解碼器,相較於通用處理器(例如 ARM)所達成的效能提升。  根據在通用處理器上執行的代碼最佳化程度,在 C66x TI DSP 核心上實作 Opus 編解碼器的性能是實作 ARM CORTEX A-15 的 3 倍。TMS320C66x DSP 同時支援音訊和視訊編解碼器。

支援產品和硬體

支援產品和硬體

硬體開發
參考設計
TIDEP0036 使用 TMS320C6657 實作高效率 OPUS 轉碼器解決方案的參考設計
有庫存
限制:
TI.com 上缺貨
TI.com 無法提供

TMDSEVM6657LS TMS320C6657 Lite 評估模組

close
最新版本
版本: null
發行日期:
硬體開發
參考設計
TIDEP0036 使用 TMS320C6657 實作高效率 OPUS 轉碼器解決方案的參考設計

技術文件

star
= TI 所選的重要文件
找不到結果。請清除您的搜尋條件,然後再試一次。
檢視所有 4
重要文件 類型 標題 格式選項 下載最新的英文版本 日期
* 設計指南 Using the TMS320C6657 to Implement Efficient OPUS Codec Solution Design Guide 2015/6/16
Third party document TMS320C6657 EVM Overview [eInfochips] 2015/6/26
Third party document TMS320C6657 EVM Quick Setup Guide [eInfochips] 2015/6/26
使用指南 TMDXEVM6657L/LE/TMDSEVM6657LS Technical Reference Manual 2012/5/11

相關設計資源

軟體開發

軟體轉碼器
C66XCODECS 轉碼器 - 視訊、語音 - 適用於 C66x 架構產品

支援與培訓

內含 TI 工程師技術支援的 TI E2E™ 論壇

以英文檢視所有論壇主題

內容係由 TI 和社群貢獻者依「現狀」提供,且不構成 TI 規範。檢視使用條款

若有關於品質、封裝或訂購 TI 產品的問題,請參閱 TI 支援