JAJSNC5B April 2023 – September 2025 LM5171-Q1
PRODUCTION DATA
各 LM5171-Q1 は外部クロックに同期します。各クロック信号は、適切なマルチフェーズ インターリーブ動作に適した位相遅延を備えています。各 LM5171-Q1 の 2 相間のインターリーブ角度は、OPT ピンによって 180° または 240° にプログラムされます。SYNCIN と SYNCOUT は互いに 90° 位相シフトされます。より高い段位相 (8 以上) の場合、ホスト MCU を使用して、各 8 相ブロック設定の SYNCIN パルスを生成します。表 6-3 に、マルチフェーズ構成における外部クロックの設定と OPT ピンの状態を示します。
| 位相数 | マルチフェーズ インターリーブの外部クロック間の位相シフト | OPT ロジック状態(1) | CH-2 位相遅れ VS CH-1 | 必要な LM5171 コントローラの数 | 必要な外部クロックの数 |
|---|---|---|---|---|---|
| 2 | 180° | 1 | 180° | 1 | 1 または 0 |
| 3 | 120° | 0 | 240° | 2 | 2 |
| 4 | 90° | 1 | 180° | 2 | 2 |
| 6 | 60° または 120° | 1 | 180° | 3 | 3 |
| 8 | 45° | 1 | 180° | 4 | 2 |