JAJSUN4B December   2024  – June 2025 BQ2969T

PRODMIX  

  1.   1
  2. 特長
  3. アプリケーション
  4. 説明
  5. デバイス比較表
  6. ピン構成および機能
  7. 仕様
    1. 6.1 絶対最大定格
    2. 6.2 ESD 定格
    3. 6.3 推奨動作条件
    4. 6.4 熱に関する情報
    5. 6.5 電気的特性
    6. 6.6 代表的特性
  8. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 機能説明
      1. 7.3.1 ピンの詳細
        1. 7.3.1.1 入力検出電圧、Vx
        2. 7.3.1.2 出力駆動、OUT
        3. 7.3.1.3 電源入力、VDD
        4. 7.3.1.4 CONTROL/PTC 入力ピン、CTL
        5. 7.3.1.5 安定化出力電源、REG
      2. 7.3.2 OUT の過電圧検出
      3. 7.3.3 レギュレータ出力電圧
    4. 7.4 デバイスの機能モード
      1. 7.4.1 通常モード
      2. 7.4.2 過電圧モード
      3. 7.4.3 低電圧モード
      4. 7.4.4 CTL / 過熱モード
      5. 7.4.5 カスタマー テスト モード
  9. アプリケーションと実装
    1. 8.1 アプリケーション情報
    2. 8.2 代表的なアプリケーション
      1. 8.2.1 設計要件
      2. 8.2.2 詳細な設計手順
      3. 8.2.3 アプリケーション曲線
      4. 8.2.4 PTC サーミスタ保護用 CTL
      5. 8.2.5 外部出力オーバードライブの CTL
    3. 8.3 電源に関する推奨事項
    4. 8.4 レイアウト
      1. 8.4.1 レイアウトのガイドライン
      2. 8.4.2 レイアウト例
  10. デバイスおよびドキュメントのサポート
    1. 9.1 デバイス サポート
      1. 9.1.1 サード・パーティ製品に関する免責事項
    2. 9.2 ドキュメントの更新通知を受け取る方法
    3. 9.3 サポート・リソース
    4. 9.4 商標
    5. 9.5 静電気放電に関する注意事項
    6. 9.6 用語集
  11. 10改訂履歴
  12. 11メカニカル、パッケージ、および注文情報

詳細な設計手順

  1. デバイスでは、VSS、V1、V2、V3、V4 の各ピンへのランダム セル接続が可能です。デバイスは最初に VSS を接続する必要はなく、セルを特定の順序で接続する必要もありません。しかし、接続のタイミングとデバイスに接続された外部回路に応じて、セル接続時に OUT ピンが一時的にアサートされる可能性があります。ユーザーは、この時点での OUT ピンのアサーションによって生産ラインで問題を発生させないように対策を講じることができます。
  2. 4 未満のセルを使用する場合、未使用のセル入力ピン Vn を次のセル入力ピン (Vn-1) に短絡させます。
  3. セル入力コンデンサ、電源ピン コンデンサ、REG 出力コンデンサは、デバイスの近くに配置して、PCB 上のパターン長を最小限に抑えることを推奨します。