JAJUA56B February   2025  – November 2025 TPS65214

 

  1.   1
  2.   説明
  3.   設計を開始
  4.   特長
  5.   アプリケーション
  6.   6
  7. 1評価基板の概要
    1. 1.1 はじめに
    2. 1.2 キットの内容
    3. 1.3 仕様
    4. 1.4 製品情報
    5. 1.5 注意事項
  8. 2ハードウェア
    1. 2.1 要件
    2. 2.2 TPS65214 リソースの概要
      1. 2.2.1 TPS65214 マルチファンクション ピン
    3. 2.3 EVM の構成
      1. 2.3.1 EVM のデフォルト構成
      2. 2.3.2 構成ヘッダー
      3. 2.3.3 テスト ポイント
  9. 3ソフトウェア
    1. 3.1 グラフィカル ユーザー インターフェイス (GUI)
      1. 3.1.1 はじめに
        1. 3.1.1.1 GUI の検索
        2. 3.1.1.2 必要なソフトウェアのダウンロード
        3. 3.1.1.3 GUI の起動
        4. 3.1.1.4 評価基板 (EVM) への接続
      2. 3.1.2 「Collateral」 (関連資料) ページ
      3. 3.1.3 レジスタ マップ ページ
      4. 3.1.4 デバイス構成ページ
        1. 3.1.4.1 構成フィールド
        2. 3.1.4.2 カスタム構成の作成とロード
      5. 3.1.5 NVM プログラミング ページ
      6. 3.1.6 追加機能
      7. 3.1.7 USB2ANY を使用して評価基板を接続する
  10. 4ハードウェア設計ファイル
    1. 4.1 TPS65214EVM の回路図
    2. 4.2 TPS65214EVM PCB レイヤ
    3. 4.3 部品表
  11. 5追加情報
    1. 5.1 商標
  12. 6改訂履歴

デバイス構成ページ

デバイス構成ページは、GUI のメイン機能であり、図 3-9 に示すように PMIC の構成可能性を示しています。このページでは、レジスタ フィールドは使用事例に応じてグループ化され、各ブロックによって PMIC のどの部分が制御されるかを示すラベルが付けられています。

TPS65214EVM デバイス構成ページ図 3-9 デバイス構成ページ