JAJUA56B February 2025 – November 2025 TPS65214
このセクションでは、TPS6521401 PMIC にプログラムされたデフォルト構成について説明します。
TPS65214EVM には、TPS65214 デバイス ファミリの注文可能な型番の 1 つである TPS6521401 PMIC が実装されています。表 2-3 に、PMIC の性能を評価するために使用できるデフォルトのジャンパ構成を示します。参照用に、評価基板上の出力電圧とジャンパの位置を図 2-1 に示します。この情報は、TPS6521401EVM でプログラムされたデフォルト構成に基づいています。この評価基板は、その他の TPS65214 バリアントの評価に使用できます。PMIC を再構成または別の注文可能なものに交換した場合は、必要に応じて外付け受動部品とジャンパ構成を変更してください。
再構成可能な設定および関連する I2C レジスタの詳細については、『TPS65214 ARM Cortex プロセッサ用統合パワー マネージメント IC データシート』および『TPS6521401 テクニカル リファレンス マニュアル』(TRM) を参照してください。
TPS65214EVM は、PMIC ファミリの潜在的な用途のいくつかを実証できる設計を採用しています。この評価基板は、TPS65214x デバイスと比べて機能が制限されています。
| ヘッダー | ジャンパのデフォルト位置 | ||
|---|---|---|---|
| 電源電圧設定 | J6、J7 | PRE_REG/EXT_SUPPLY/USB_V | VSYS 入力からの外部電源でシステム電圧を供給するように設定 |
J25 | PRE-REG VOUT | プリレギュレータが 3.3V を出力するように設定 | |
VIO 電圧設定 | J8 | VIO | 外部 3.3V LDO で VIO に電力を供給するように設定 |
J30 | EXT_LDO_VIN | VSYS で外部 3.3V LDO を供給するように設定 | |
| マルチファンクション ピンの設定 | J11 | GPIO_VSEL | High = オン (デフォルトの評価基板構成) Low = オフ |
| J14 | MODE_STBY | High = アクティブ状態 (デフォルトの評価基板構成) Low = スタンバイ状態 | |