JAJUA56B February   2025  – November 2025 TPS65214

 

  1.   1
  2.   説明
  3.   設計を開始
  4.   特長
  5.   アプリケーション
  6.   6
  7. 1評価基板の概要
    1. 1.1 はじめに
    2. 1.2 キットの内容
    3. 1.3 仕様
    4. 1.4 製品情報
    5. 1.5 注意事項
  8. 2ハードウェア
    1. 2.1 要件
    2. 2.2 TPS65214 リソースの概要
      1. 2.2.1 TPS65214 マルチファンクション ピン
    3. 2.3 EVM の構成
      1. 2.3.1 EVM のデフォルト構成
      2. 2.3.2 構成ヘッダー
      3. 2.3.3 テスト ポイント
  9. 3ソフトウェア
    1. 3.1 グラフィカル ユーザー インターフェイス (GUI)
      1. 3.1.1 はじめに
        1. 3.1.1.1 GUI の検索
        2. 3.1.1.2 必要なソフトウェアのダウンロード
        3. 3.1.1.3 GUI の起動
        4. 3.1.1.4 評価基板 (EVM) への接続
      2. 3.1.2 「Collateral」 (関連資料) ページ
      3. 3.1.3 レジスタ マップ ページ
      4. 3.1.4 デバイス構成ページ
        1. 3.1.4.1 構成フィールド
        2. 3.1.4.2 カスタム構成の作成とロード
      5. 3.1.5 NVM プログラミング ページ
      6. 3.1.6 追加機能
      7. 3.1.7 USB2ANY を使用して評価基板を接続する
  10. 4ハードウェア設計ファイル
    1. 4.1 TPS65214EVM の回路図
    2. 4.2 TPS65214EVM PCB レイヤ
    3. 4.3 部品表
  11. 5追加情報
    1. 5.1 商標
  12. 6改訂履歴

構成フィールド

レジスタ設定はデバイス構成ページで変更でき、「レジスタ マップ」ページで指定されたレジスタ書き込みモード (即時書き込みまたは遅延書き込み) に従います。

降圧および LDO 構成」タブには、PMIC の各電源レールのレジスタ設定が保持されます。LDO の負荷スイッチおよびバイパス モードの詳細については、『TPS65214 ARM Cortex プロセッサ向け統合型パワー マネージメント IC データシート』を参照してください。

デジタル ピン構成」タブは、イネーブル構成およびデジタル I/O ピンの設定を制御するために使用します。マルチファンクション ピンの詳細については、『TPS65214 ARM Cortex プロセッサ向け統合型パワー マネージメント IC データシート』を参照してください。

マスク構成」タブを使用すると、低電圧、温度、割り込み信号のマスキングを含む PMIC 保護機能の異常検出出力を制御できます。

PMIC のステータスを監視」タブには、電源レールのイネーブルと割り込みを表示する読み取り専用ステータス レジスタのコレクションがあり、デジタル LED として表示されます。このセクションでは、PMIC とその動作状態について迅速な視覚的フィードバックを提供します。