パッケージ情報
パッケージ | ピン数 SOIC (D) | 8 |
動作温度範囲 (℃) -40 to 85 |
パッケージ数量 | キャリア 2,500 | LARGE T&R |
DS90LV001 の特徴
- +3.3V 単一電源
- LVPECLレベルを入力できるLVDSレシーバ
- TRI-STATE 出力
- ±100mV 以下のレシーバ入力のスレッショルド
- 1.4ns (typ) の高速な伝搬遅延時間
- 800Mbps の低ジッタ完全差動データ・パス
- 800Mbps における疑似ランダム・ビット列PRBS = 223 1
データ・パターンでのピーク・ツー・ピーク・ジッタ100ps (typ) - ANSI/TIA/EIA-644-A LVDS 標準と互換
- 8ピンSOIC、実装面積を小型化する(70%) LLP パッケージで供給
- 産業用温度範囲
DS90LV001 に関する概要
DS90LV001 は、LVDS 入力信号からLVDS 出力信号を生成するLVDS-LVDS バッファです。さまざまな大規模システムでは信号 をバックプレーンを介して分配する必要がありますが、スタブ長と呼ばれるバックプレーン伝送線路から個々のカード上の無終端レ シーバまでの配線長が、システムの動作速度を制限する1 つの要因となっています。一般にこのようなバス・システムの性能を高 めるにはスタブ長を可能な限り短くすべきとされていますが、実際の装置設計ではさまざまな課題が存在し、設計者が望むとおりに スタブ長を短くするのは容易ではありません。
LLP ( リードレス・リードフレーム・パッケージ) でも提供されるDS90LV001 はサイズがきわめて小さいため、バス・レシーバとし てメインの伝送線路のきわめて近くに配置でき、システム性能を高められます。
DS90LV001 は入力ダイナミック・レンジが広く、LVDS の信号のほかにLVPECL 仕様の差動信号を入力することも可能です。そ の場合、デバイスはLVPECL-LVDSインタフェース変換器の役割を果たします。
出力イネーブル・ピンを備えており、LVDS 出力をTRI-STATE にできます。
DS90LV001 は8ピンのLLP、SOIC で供給されます。