SM320C80
- Single-Chip Parallel Multiple Instruction/Multiple Data (MIMD) Digital Signal Processor (DSP)
- More Than Two Billion RISC-Equivalent Operations per Second
- Master Processor (MP)
- 32-Bit Reduced Instruction Set Computing (RISC) Processor
- IEEE-754 Floating-Point Capability
- 4K-Byte Instruction Cache
- 4K-Byte Data Cache
- Four Parallel Processors (PP)
- 32-Bit Advanced DSPs
- 64-Bit Opcode Provides Many Parallel Operations per Cycle
- 2K-Byte Instruction Cache and 8K-Byte Data RAM per PP
- Transfer Controller (TC)
- 64-Bit Data Transfers
- Up to 400 Megabytes per Second (MBps) Transfer Rate
- 32-Bit Addressing
- Direct DRAM/VRAM Interface With Dynamic Bus Sizing
- Intelligent Queuing and Cycle Prioritization
- Video Controller (VC)
- Provides Video Timing and Video Random-Access Memory (VRAM) Control
- Dual-Frame Timers for Two Simultaneous Image-Capture and/or Display Systems
- Big- or Little-Endian Operation
- 50K-Byte On-Chip RAM
- 4G-Byte Address Space
- 20-ns Cycle Time
- 3.3-V Operation
- IEEE Standard 1149.1 Test Access Port (JTAG)
- Operating Temperature Range
–55°C to 125°C - M-Temperature
–40°C to 85°C - A-Temperature
IEEE Standard 1149.1–1990, IEEE Standard Test Access Port and Boundary-Scan Architecture
The SMJ320C80 is a single-chip, MIMD parallel processor capable of performing over two billion operations per second. It consists of a 32-bit RISC master processor with a 100-MFLOPS (million floating-point operations per second) IEEE floating-point unit, four 32-bit parallel processing digital signal processors (DSPs), a transfer controller with up to 400-MBps off-chip transfer rate, and a video controller. All the processors are coupled tightly through an on-chip crossbar that provides shared access to on-chip RAM. This performance and programmability make the C80 ideally suited for video, imaging, and high-speed telecommunications applications.
技術資料
種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | SMJ320C80 Digital Signal Processor データシート (Rev. B) | 2002年 6月 30日 | |||
その他の技術資料 | SM320C80/SMJ320C80 (Rev. C) | 2000年 8月 7日 | ||||
ユーザー・ガイド | TMS320C8x Emulator Installation Guide (Rev. A) | 1997年 2月 1日 | ||||
アプリケーション・ノート | Modified Goertzel Algorithm in DTMF Detection Using the TMS320C80 DSP | 1996年 6月 1日 | ||||
アプリケーション・ノート | Acoustic Echo Cancellation Algorithms and Implementation on the TMS320C80 | 1996年 5月 1日 | ||||
ユーザー・ガイド | TMS320C80 to TMS320C82 Software Compatibility User's Guide | 1995年 11月 1日 | ||||
アプリケーション・ノート | TMS320C8x System-Level Synopsis (Rev. B) | 1995年 9月 1日 | ||||
ユーザー・ガイド | TMS320C8x (MVP) Video Controller User's Guide (Rev. A) | 1995年 1月 1日 |
設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
---|---|---|
CFP (HFH) | 320 | Ultra Librarian |
CPGA (GF) | 305 | Ultra Librarian |
購入と品質
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用原材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
- ファブの拠点
- 組み立てを実施した拠点