DRV601
- External Gain Setting Resistors
- Space Saving Package
- 20-Pin, 4 mm × 4 mm Thin QFN, Thermally Optimized PowerPAD Package
- Ground-Referenced Outputs Eliminate DC-Blocking Capacitor
- Reduce Board Area
- Reduce Component Cost
- Improve THD+N Performance
- No Degradation of Low-Frequency Response Due to Output Capacitors
- Wide Power Supply Range: 1.8 V to 4.5 V
- 2 Vrms/Ch Output Voltage into 600 at 3.3 V supply
- Independent Right and Left Channel
Shutdown Control - Short-Circuit and Thermal Protection
- Pop Reduction Circuitry
- APPLICATIONS
- Set-Top Boxes
- CD / DVD Players
- DVD-Receivers
- HTIB
- PDP / LCD TV's
The DRV601 is a stereo line driver designed to allow the removal of the output dc-blocking capacitors for reduced component count and cost. The device is ideal for single supply electronics where size and cost are critical design parameters.
The DRV601 is capable of driving 2 Vrms into a 600- load at 3.3 V. The device has external gain setting resistors, that support a gain range of -1V/V to -10V/V, and line outputs that has ±8-kV IEC ESD protection. The device has independent shutdown control for the right and left audio channels.
The DRV601 is available in a 4 mm × 4 mm Thin QFN package.
기술 자료
유형 | 직함 | 날짜 | ||
---|---|---|---|---|
* | Data sheet | DIRECTPATH (TM) STEREO LINE DRIVER datasheet (Rev. C) | 2009/09/08 | |
Application note | DAC Post-Filter Design Based on DRV6xx Family (Rev. A) | 2010/11/23 | ||
EVM User's guide | DRV601EVM2 - User Guide | 2008/03/12 | ||
More literature | DRV601EVM2 Read me first | 2008/02/29 | ||
EVM User's guide | DRV601EVM - User Guide | 2007/12/26 |
설계 및 개발
추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.
DRV601EVM2 — DRV601 EVM(평가 모듈)
The DRV601EVM2 customer evaluation module demonstrates the integrated circuits DRV601RTJ from Texas Instruments (TI).
The DRV601 is a stereo line driver designed to allow the removal of the DC-blocking capacitors for reduced component count and cost. The DRV601 is ideal for single supply electronics (...)
PSPICE-FOR-TI — TI 설계 및 시뮬레이션 툴용 PSpice®
TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 (...)
패키지 | 핀 | CAD 기호, 풋프린트 및 3D 모델 |
---|---|---|
WQFN (RTJ) | 20 | Ultra Librarian |
주문 및 품질
- RoHS
- REACH
- 디바이스 마킹
- 납 마감/볼 재질
- MSL 등급/피크 리플로우
- MTBF/FIT 예측
- 물질 성분
- 인증 요약
- 지속적인 신뢰성 모니터링
- 팹 위치
- 조립 위치
권장 제품에는 본 TI 제품과 관련된 매개 변수, 평가 모듈 또는 레퍼런스 디자인이 있을 수 있습니다.