Dieses Referenzdesign stellt ein diskretes potenzialfreies Vier-Quadranten-Design für Spannung und Strom (VI) vor. Die Spannungsausgabe unterstützt die Bereiche ±40 V und 0 V bis 80 V mit drei Strombereichen von 500 mA, 10 mA und 10 μA. Das Design wird mit Zwangsspannung (Force Voltage, FV), Zwangsstrom (Force Current, FI), Puffer und Gangmodus mit analoger Rückkopplungsschleife betrieben. Mit 20-Bit-Zwang-Digital-Analog-Wandlern (DAC), 18-Bit-2-Kanal-Analog-Digital-Wandlern (ADC) und Präzisionssignalkette erreicht das Referenzdesign eine Genauigkeit von 0,01 % für die Steuerung und Messung nach der Kalibrierung.
Merkmale
- Unterstützt FV, FI, Ganging, Pufferausgang und Stapelung
- Zwang-DAC: 20 Bit, bis zu 1 Msps. Erfassungs-ADC: 18 Bit, bis zu 5 Msps. Klemmen-DAC: 15 Bit für ±40 V, 16 Bit für 0 V bis 80 V
- Ausgangsspannungsbereich: 0 V bis 80 V, ±40 V. Strombereich: 10 μA, 10 mA, 500 mA
- Ausgangsspannungsgenauigkeit: < 25 ppm des Vollausschlag (Full Scale, FS) bei Konstantspannung (Constant Voltage, CV), Bereich von ±40 V, Raumtemperatur
- Ausgangsstromgenauigkeit: < 30 ppm des FS bei Konstantstrom (Constant Current, CC), ±500 mA, Raumtemperatur
- Anstiegszeit: Etwa 50 μs (von –40 V bis +40 V) bei offener Last, Bereich von ±40 V, 500 mA. Einschwingzeit: Etwa 20 μs (offen für Volllast oder Gegenlast)
- Unterstützung der Kapazitätslast: > 100 μF
- Geringe Größe: Niederspannungs-Signalkette 32 mm x 32 mm, Hochspannungsausgang 20 mm x 40 mm